freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

現(xiàn)代遠(yuǎn)程教育--微機(jī)原理及接口技術(shù)課程學(xué)習(xí)指導(dǎo)(留存版)

2025-12-24 17:50上一頁面

下一頁面
  

【正文】 的 ASCII 碼是 20H jne next 。 出口參數(shù): AL=校驗(yàn)和 。 ⑦ 異步時(shí)序是由總線握手( Handshake)聯(lián) 絡(luò)(應(yīng)答)信號(hào)控制,不是由總線時(shí)鐘控制。 CLK:時(shí)鐘輸入。若有,則處理器直接讀取 Cache,這種情況稱為高速命中;若無,則稱為高速缺失。實(shí)際上 ,刷新控制電路是將刷新行地址同時(shí)送達(dá)存儲(chǔ)系統(tǒng)中所有 DRAM 芯片,所有 DRAM 芯片都在同時(shí)進(jìn)行一行的刷新操作。 D7~ D0= 11111101B ? jz next2 。 循環(huán) done: 中斷源:能引起中斷的事件或原因。 請(qǐng)求傳送: DMA 傳送由請(qǐng)求信號(hào)控制。相等、是空格,空格個(gè)數(shù)加 1 inc esi jmp again 。 DMA 寫 : 外設(shè)的數(shù)據(jù) 在 DMA 控制器控制下 被寫入存儲(chǔ)器。 輸入一個(gè)字節(jié) mov [bx],al inc bx loop again 。相對(duì)于處理器來說,外部中斷是隨機(jī)產(chǎn)生的,所以是真正意義上的中斷。 NVRAM 多指帶有后備電池的 SRAM 芯片,這種芯片采用 CMOS 制造工藝設(shè)計(jì)以減少用電。速度快,則單位價(jià) 格高;容量大,單位價(jià)格低,但存取速度慢。 總線周期(機(jī)器周期):有數(shù)據(jù)交換的總線操作。 ④ 處理器的運(yùn)行速度遠(yuǎn)遠(yuǎn)快于存儲(chǔ)器和 I/O 端口。 轉(zhuǎn)化成相應(yīng)的 ASCLL 碼值 call dispc 。,0 。Input number(0~9): 39。 EAX= 0, CF= 0, OF= 0 。 AL= 7FH 。,70h,20h,71h,20h,72h,20h,73h,20h,74h,20h,75h,20h,76h,20h, 77h,20h,78h,20h,79h,20h,7ah,20h,7bh,20h,7ch,20h,7dh,20h,7eh,20h,7fh,20h,13,10 byte 0 .code start: mov eax,offset table call dispmsg exit 0 end start 小端方式采用“低對(duì)低、高對(duì)高”,即低字節(jié)數(shù)據(jù)存放在低地址存儲(chǔ)單元、高字節(jié)數(shù)據(jù)存放在高地址存儲(chǔ)單元。 my2b byte 20 my3b byte 14h my4b byte 00010100b my5w word 20 dup(?) my6c = 100 my7c equ Personal Computer 41 42 43 0A 10 45 46 FF 00 04 04 04 FF 00 04 04 04 FF 00 04 04 04 10 00 FB FF 00 00 00 00 00 00 include .data table byte 39。 匯編語句有兩種:執(zhí)行性語句(處理器指令)、說明性語句(偽指令)。 狀態(tài)標(biāo)志:用來記錄程序運(yùn)行結(jié)果的狀態(tài)信息。 計(jì)算機(jī)由存儲(chǔ)器、運(yùn)算器、控制器、輸入設(shè)備和輸出設(shè)備五大基本部件組成,并規(guī)定了5 部分的基本功能。 助記符:人們采用便于記憶、并能描述指令功能的符號(hào)來表示機(jī)器指令操作碼,該符號(hào)稱為指令助記符。 ④ 將寄存器 ESI 最低位清 0,其他位不變。 ( ) 2. 讀取 SRAM 某個(gè)存儲(chǔ)單元的內(nèi)容后,該存儲(chǔ)單元的內(nèi)容就為空。 上機(jī)任務(wù) 6 循環(huán)程序設(shè)計(jì) ① 掌握循環(huán)指令和循環(huán)程序結(jié)構(gòu)。教材從構(gòu)建開發(fā)環(huán)境開始就可以安排上機(jī)實(shí)踐的任務(wù),隨著課堂教學(xué)的展開,逐漸進(jìn)行開發(fā)環(huán)境的熟悉、 MASM 開發(fā)方法的練習(xí)、開發(fā)過程的熟練掌握、庫文件開發(fā)以及小型項(xiàng) 目的組織,并隨著微機(jī)接口軟件編程或硬件實(shí)驗(yàn)進(jìn)行應(yīng)用,直到最后結(jié)束。 簡(jiǎn)答題( 8) 判斷題( 8) 填空題( 7) 第 7 章 輸入輸出接口 (一)本章學(xué)習(xí)目標(biāo) 本章在熟悉 I/O 接口的特點(diǎn)、編址和指令基礎(chǔ)上,結(jié)合 I/O 接口電路展開微型機(jī)與外設(shè)進(jìn)行無條件傳送、查詢傳送、中斷傳送和 DMA 傳送的原理,并詳細(xì)介紹了處理器的中斷機(jī)制和編程方法。理解總線特點(diǎn),以及 總線操作、 總線 仲裁、同步方式、傳輸類型、總線 性能 概念 。④ 其他方面 —— 該指令其他需要特別注意的地方,如指令執(zhí)行時(shí)的約定設(shè)置、必須預(yù)置的參數(shù)、隱含使用的寄存器等 。 簡(jiǎn)答題( 9) 判斷題( 9) 填空題( 7) 第 3 章 數(shù)據(jù)處理 (一)本章學(xué)習(xí)目標(biāo) 本章以數(shù)據(jù)在計(jì)算機(jī)中的表示介紹數(shù)制、數(shù)值編碼和字符編碼、以數(shù)據(jù)在匯編語言中的表達(dá)熟悉常量定義、變量應(yīng)用以及常用偽指令,以數(shù)據(jù)在處理器中的處理展開 IA32 處理器數(shù)據(jù)傳送和算術(shù)邏輯運(yùn)算等基本指令,并通過示例程序掌握指令功能和編程應(yīng)用。這些概念在后續(xù)章節(jié)將逐漸展開,那時(shí)才讓大家熟悉直至掌握。 (二)本章學(xué)習(xí)重點(diǎn)和考試要求 了解 處理器( CPU)、 通用 處理器 和專用 處理器(微控制器和數(shù)字信號(hào)處理器)的含義,熟悉字長、時(shí)鐘頻率、集成度和摩爾定 律的含義。 掌握 匯編語言的 兩種 語句格式 和正確書寫(標(biāo)號(hào)與名字、分隔符),熟悉匯編語言的源程序格式 ,理解段的簡(jiǎn)化定義、程序開始執(zhí)行、執(zhí)行結(jié)束、結(jié)束匯編、子程序庫的意義。 (三)本章學(xué)習(xí)指導(dǎo) 本章學(xué)習(xí)課時(shí): 16 本章是匯編語言部分的重點(diǎn),因?yàn)槌A勘磉_(dá)、變量表達(dá)、處理器指令構(gòu)成了匯編語言的基本語句。了解子程序模塊( PUBLIC、 PRIVATE)、子程序庫、庫文件包含( INCLUDELIB)、宏匯編( MACRO/ENDM)、源文件包含( INCLUDE)的作用。 簡(jiǎn)答題( 7) 判斷題( 7) 填空題( 10) 第 6 章 存儲(chǔ)系統(tǒng) (一)本章學(xué)習(xí)目標(biāo) 本章以存儲(chǔ)層次結(jié)構(gòu)中的主存儲(chǔ)器為主體,學(xué)習(xí)各種半導(dǎo)體存儲(chǔ)器的類型、特點(diǎn)、地址譯碼,介紹 Cache 的工作原理、存儲(chǔ)管理的分段和分頁機(jī)制。 理解 DMA 傳送方式的特點(diǎn) 和過程。然后將其編輯成為一個(gè)完整的匯編語言源程序,匯編連接、生成可執(zhí)行文件。驗(yàn)證例題 71 和例題 72 程序,實(shí)現(xiàn)習(xí)題 程序。 2. 說明標(biāo)志 ZF 的含義,何時(shí)為 0,何時(shí)為 1? 3. 處理 器有哪 4 種最基本的總線操作(周期)?處理器 8086 有 3 個(gè)基本讀寫引腳:M/IO*、 WR*和 RD*(其中 *號(hào)表示低電平有效),說明它們?cè)谶M(jìn)行這 4 種基本總線操作時(shí)的高低電平狀態(tài)。 ⑨ 指令的處理過 程。 當(dāng)前目錄:用戶當(dāng)前所在的目錄就是當(dāng)前目錄。在執(zhí)行單元執(zhí)行一條指令的同時(shí),總線接口單元可以讀取下一條指令,等到執(zhí)行時(shí)不需要進(jìn)行取指了,所以稱為預(yù)取。 ① FFFFH:0= FFFF0H ② 40H:17H= 00417H ③ 2020H:4500H= 24500H ④ B821H:4567H= BC777H IA32 處理器有代碼段、數(shù)據(jù)段、堆棧段三類基本段。F39。40 |39。 EAX= 83H, CF= 0, SF= 0 。 EAX= 0010B, CF= 1 。Error !39。 數(shù)字 0? jb erdisp cmp al,39。 代碼段 , 主程序 mov eax,8F98FF00H call dispbd 。This is a test!39。 HOLD:總線請(qǐng)求,是一個(gè)高電平有效的輸入信號(hào)。 RD :讀控制。故 DRAM 芯片將地址引腳分時(shí)復(fù)用,即用一組地址引腳傳送兩批地址。 EEPROM:也常表達(dá)為 E2PROM, 其擦除和編程(即擦寫)通過加電的方法來進(jìn)行,可實(shí)現(xiàn)“在線編程”和“在應(yīng)用編程” Flash ROM:是一種新型的電擦除可編程 ROM 芯片,能夠很快擦除整個(gè)芯片內(nèi)容。 延時(shí) 200ms shl al,1 。 中斷返回:處理器執(zhí)行中斷返回指令 ,將斷點(diǎn)地址從堆棧中彈出,程序返回?cái)帱c(diǎn)繼續(xù)執(zhí)行原來的程序。 中斷優(yōu)先權(quán):為每個(gè)中斷源分配一級(jí)中斷處理的級(jí)別,即系統(tǒng)設(shè)計(jì)者事先為每個(gè)中斷源確定處理器響應(yīng)他們的先后順序。 5. 答: 為解決容量、速度和價(jià)格的矛盾,存儲(chǔ)系統(tǒng)采用金字塔型層次結(jié)構(gòu),單位價(jià)格和速度自上而下逐層減少,容量自上而下逐層增加。 中斷優(yōu)先權(quán):為每個(gè)中斷源分配一級(jí)中斷優(yōu)先權(quán),即系統(tǒng)設(shè)計(jì)者事先為每個(gè)中斷源確定處理器響應(yīng)他們的先后順序。 從 K7 開始 next21: out dx,al 。所以,外設(shè)不能像存儲(chǔ)器芯片那樣直接與處理器相連,必須經(jīng)過一個(gè)中間電路。 判斷題( 8) ① 錯(cuò) ② 對(duì) ⑤ 對(duì) ⑥ 錯(cuò) ⑧ 對(duì) 填空題( 7) ③ 隨機(jī)存取存儲(chǔ)器,丟失,只讀存儲(chǔ)器,讀取,不會(huì)丟失 ④ 8, 13, 8 ⑤ 2 ⑥( UV) EPROM, Flash Memory ⑦ 58000H, 5FFFFH, 32KB 為解決容量、速度和價(jià)格的矛盾,存儲(chǔ) 系統(tǒng)采用金字塔型層次結(jié)構(gòu),單位價(jià)格和速度自上而下逐層減少,容量自上而下逐層增加。 題 圖 具有一個(gè) Tw 的存儲(chǔ)器讀總線周期時(shí)序 Tw T3 T2 T1 輸入數(shù)據(jù) A15~ A0 CLK RD AD15~ AD0 ALE BHE /S7, A19/S6~ A16/S3 BHE A19~A06 S7~ S0 READY IO/M高阻 T4 高阻 同步時(shí)序:總線操作的各個(gè)過程由共用的總線時(shí)鐘信號(hào)控制。 NMI:不可屏蔽中斷請(qǐng)求,是一個(gè)利用上升沿有效的輸入信號(hào)。 主程序 mov eax,offset var mov ecx,sizeof var call dispmem exit 0 。 代碼段 , 子程序 dispbd proc 。 。 代碼段 mov al,Rdata and al,0ffh 。 EAX= 0000B, CF= 0 ( 3) 。 EAX= 106H, CF= 0, ZF= 0 ( 2) 。50 |39。 ③ 匯編程序在匯編過程中對(duì)數(shù)值表達(dá)式計(jì)算,得到一個(gè)確定的數(shù)值,故稱數(shù)值表達(dá)式為常量。程序的指令代碼必須安排在代碼段,否則將無法正常執(zhí)行。 ⑥ 執(zhí)行了一條加法指令后,發(fā)現(xiàn) ZF= 1,表明運(yùn)算結(jié)果為 0。 采用二進(jìn)制形式表示數(shù)據(jù)和指令。 ⑩ 機(jī)器語言層,即指令集結(jié)構(gòu)。 5. 簡(jiǎn)述高性能存儲(chǔ)系統(tǒng)的層次結(jié)構(gòu)及各層存儲(chǔ)部件的特點(diǎn)。 A 處理器 B 存儲(chǔ)器 C 系統(tǒng)總線 D I/O 接口 2. 堆棧的操作原則是 _____________。 上機(jī)任務(wù) 4 位操作 ① 掌握位操作類指令的應(yīng)用,驗(yàn)證例題 314 程序,實(shí)現(xiàn)習(xí)題 程序。由于概念較多,再次提醒大家應(yīng)在理解的基礎(chǔ)上逐漸熟悉和掌握。 熟悉讀寫存儲(chǔ)器芯片的主要類型和各自特點(diǎn), 掌握 SRAM 的存儲(chǔ)結(jié)構(gòu)和引腳 ,理解 DRAM的引腳特點(diǎn)和刷新 方法。 (三)本章學(xué)習(xí)指導(dǎo) 本章學(xué)習(xí)課時(shí): 14 提醒大家注意通過閱讀、記憶常見編程問題的匯編語言
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1