freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于tms320vc5402的語音信號采集系統(tǒng)設計--dsp原理及應用課程設計(留存版)

2025-08-02 09:16上一頁面

下一頁面
  

【正文】 .......................................................... 26 信息工程學院課程設計(論文) 6 1 任務提出與方案論證 20世紀 50年代以來 , 隨著數(shù)字信號處理各項技術的發(fā)展 , 語音信號處理技術 得到不斷提高 , 語音合 成、 語音識別、語音記錄與語音控制等技術已開始逐步成熟并得到應用。 給出了該系統(tǒng)的總體設計方案 , 具體硬件電路 ,包括系統(tǒng) 電源設計、復位電路設計、時鐘電路設計、存儲器設計、 A/D 接口電路設計、 JTAG接口設計 、 DSP與 A/D芯片的連接等 ,以及軟件流程圖。 并行的指令存儲和特殊功用的指令都可以完全的被在一個機器周期內(nèi)執(zhí)行。在系統(tǒng)復位時,復位、中斷和陷阱向量都被映射到程序地址空間 FF80h。首次通信專用于轉(zhuǎn) 換數(shù)據(jù)的傳送 ,其時序如圖 2所示。在AD50 內(nèi)部 ADC之后有抽樣濾波器 ,以提高輸入信號的信噪比 ,在 DAC 之前有插值濾波器 ,以保證輸出信號平滑。 與 C54X系列的其它芯片相比 , C5402具有高性能、低功耗和低價格等特點。 C1=C2=20pF 圖 電路 程序存儲器擴展 設計 FLASH存儲器用以擴展程序存儲器 AT29LV1024是 1M位的 FLASH存儲器 FLASH存儲器與 EPROM相比,具有更高的性能價格比,而且體積小、功耗低、可電擦寫、使用方便,并且 FLASH可以直接與 DSP芯片連接。 AD50 的發(fā)送和接收可以同時進行。倒譜圖 39。 SWWSR=0x7fff。) { if(keycode==0xf410)//key F1。\ TCR(port) amp。 /*DMSRCP*/ DMSDI = 0x0000u。 DMSDI = dmfri0。 DMSDI = dst_page。 DMSDI = dmsefc。 /* Set DMA SubBank Address Register */ 信息工程學院課程設計(論文) 24 DMSDI = dmsrcp。 //ctr DMSDI = 0x0000u。 define INTR_GLOBAL_ENABLE\ asm(\tRSBX INTM) define INTR_CLR_FLAG(flag)\ {IFR |= (0x1u flag)。i256。 void main(void) { int i。頻率( Hz) 39。 TLC320AD50是一款 SIGMA DELTA 型單片音頻接口芯片 , 通過串行口與 DSP 或其它設備通信。 圖 TPS370733芯片組成的 自動復位電路 /MR3VCC4GND5PFI6PFO7NC8/RESET1RESET2TPS370733123A456BDVDD100KSW280K100KCVDDEXT_RSTDSP_RS1IN51IN61EN41GND32IN112IN122EN102GND9NC1NC2NC7NC8NC13NC14NC27NC26NC21NC20NC16NC152SENSE192OUT182OUT171FB/SENSE251OUT241OUT231RESET282RESET22*TPS73HD31847uF 10uF1K150ΩGreen1K10uF10uF 47uF1N41481N41481N414858175v47uF信息工程學院課程設計(論文) 15 時鐘電路設計 時鐘電路用來為 ’ C54x芯片提供時鐘信號,由一個內(nèi)部振蕩器和一個鎖相環(huán) PLL組成,可通過芯片內(nèi)部的晶體振蕩器或外部的時鐘電路驅(qū)動。與其它 C54X芯片一樣 ,C5402具有高度靈活的可操作性和高速的處理能力 。 信息工程學院課程設計(論文) 12 A\D 轉(zhuǎn)換模塊 A\D 轉(zhuǎn)換模塊是整個系統(tǒng)的主要部分,它接收來自外部的信號或模擬數(shù)據(jù),然后經(jīng)過處理轉(zhuǎn)換成數(shù)字信號傳遞給 CPU 做后續(xù)的處理。 AD50內(nèi)部有 7個數(shù)據(jù)和控制寄存器 ,用于編程設置它們的工作狀態(tài)。 C5402引導提供了不同裝載程序的方法以便適應不同系統(tǒng)的需求:并行的 8位時 16位 EPROM并行 的 8位 I/O空間或 16位模式 8位或時 16位的串口模式主機端口引導。此處理器提供一個具有高平行度 的算術邏輯單元、特殊功效的硬件邏輯、片上存儲器和 附加的外圍芯片。 工 作 計 劃 14周:圖書館查閱相關資料; 15周:系統(tǒng)總體設計構(gòu)思; 16周 :系統(tǒng)詳細設計; 17周:整理形成設計報告。 設計中采用 TLC320AD50完成語音信號的 A/D轉(zhuǎn)換。這段引導程序在上電時可以主動的把用戶代碼程序從片外存儲器中裝載進來。TMS320VC5402存儲器分配情況如圖 ,當存儲空間超過 64K之后,TMS320VC5402采用了分頁機制,進行程序擴展見 圖 。把緩存器的數(shù)據(jù)轉(zhuǎn)存到海量存儲器中,并對 CPLD邏輯的工作方式,工作時鐘進行控制,同時還完成與上位機的通信。 信息工程學院課程設計(論文) 13 3 詳細設計 由 系統(tǒng) 結(jié)構(gòu)框圖可知,系統(tǒng) 主要包括實現(xiàn)模 /數(shù)轉(zhuǎn)換的 A/D 模塊、掉電時存放程序的Flash模塊、為 DSP提供電源的外部電源模塊、 時鐘模塊,復位電路模塊 、 實現(xiàn)程序下載的JTAG接口模塊 以及外接擴展存儲器 等幾個部分 .系統(tǒng)結(jié)構(gòu)框圖如圖 21所示。當系統(tǒng)上電后, RS 引腳應至少保持 5個時 鐘周期穩(wěn)定的低電平,以確保數(shù)據(jù)、地址和控制線的正確配置。標準 JTAG 測試端口包括 4 個必選引腳和一個可選的異步 JTAG的復位引腳 TRST,分別是工作模式選擇引腳 TMS,串行數(shù)據(jù)輸入引腳 TDI, 串行數(shù)據(jù)輸出引腳 TDO,端口工作時鐘引腳 TCK。); %Y 軸的標題 x=fft(y.*hamming(length(y))); %加 hamming 窗快速傅立葉變換 fm=5000*length(x)/fs; %限定頻率范圍 f=(0: fm)*fs/length(x); %確定頻率刻度 subplot(3, 1, 2); %確定語音波形的顯示位置 plot(f, 20*log10(abs(x(1: length(f)))+eps)); %畫頻譜圖 legend(39。 ioport int port8000。i++)//generate the sin_data。\ DMSDN = (DMSDN amp。 channel++) { DMSDI = 0x0000u。 /*DMGRF*/ } /* Initialize Global DMA Registers */ static inline void dma_global_init( unsigned int dmpre /*IN:Value for priority and enable reg*/ ,unsigned int dmsrcp /*IN:Value for source page reg */ ,unsigned int dmdstp /*IN:Value for dest page reg */ ,unsigned int dmidx0 /*IN:Value for element index reg 0 */ ,unsigned int dmidx1 /*IN:Value for element index reg 1 */ ,unsigned int dmfri0 /*IN:Value for frame index reg 0 */ ,unsigned int dmfri1 /*IN:Value for frame index reg 1 */ ,unsigned int dmgsa /*IN:Value for global src addr reload */ ,unsigned int dmgda /*IN:Value for global dst addr reload */ ,unsigned int dmgcr /*IN:Value for global count reload reg*/ ,unsigned int dmgfr) /*IN:Value for global frame reload reg*/ { DMPREC amp。 DMSDI = src_addr。 系統(tǒng)若連接液晶顯示模塊并在軟件上進一步豐富功能 , 可以應用于實際管道泄漏檢測中 , 具有較高的應用價值 。 DMSDI = dmgda。 /*DMIDX1*/ DMSDI = 0x0000u。\ TIMER_START(port)。i++) { port9100=sin_data[i]。 IFR=0xffff。); ylabel(39。); %讀一個已保存的 WAV 語音文件 wavplay( y); %播放語音文件 t=(0: length(y)1)/fs; %計算語音播放時間 subplot(3, 1, 1); %確定語音波形的顯示位置 plot(t, y); %畫波形圖 legend(39。 圖 C1 C2 晶晶 振振 T M S 3 2 0 VC 5 4 0 2 X 2/ CL K IN X 1 晶晶 振振 信息工程學院課程設計(論文) 16 要實現(xiàn)語音數(shù)據(jù)和系統(tǒng)程序的存儲 , TMS320VC5402必須有外接擴展存儲器。 電源 設計 為了降低芯片功耗, C54x 系列芯片大部分都采用低電壓設計,并且采用雙電源供電,即內(nèi)核電源 CVDD:采用 ,主要為芯片的內(nèi)部邏輯提供電壓,包括 CPU、時鐘電路和所有的外設邏輯; I/O 電源 DVDD:采用 ,主要供 I/O 接口使用。 AD50 的工作方式和采樣頻率均通過串口編程來實現(xiàn)。 AD50完成語音信號采集后 ,在 DSP中進行相應的處理算法 ,語音信號經(jīng)處理再從AD50輸出。在完成裝載 IPTR之后,任何用戶中斷或陷阱向量將會被映射到新的128數(shù)字的頁面上來。另外, C5402還包括控制機制從而可以處理中斷、循環(huán)、程序調(diào)用。 Data Acquisition。 關鍵詞 : 語音信
點擊復制文檔內(nèi)容
畢業(yè)設計相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1