freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于單片機的簡易數(shù)字電壓表的設計畢業(yè)設計(專業(yè)版)

2025-08-01 12:44上一頁面

下一頁面
  

【正文】 參考文獻[1]:機械工業(yè)出版社,2004年10月[2],2005年12月[3]于殿泓、2007年5月[4]謝維成、2006年3月[5],2007年5月[6]姜志海,[M] .北京: [7],2005年[8]amp。但設計中的不足之處仍然存在。開始啟動轉換A/D轉換結束?輸出轉換結果數(shù)值轉換顯示結束圖13 A/D轉換流程圖 顯示子程序顯示子程序采用動態(tài)掃描實現(xiàn)四位數(shù)碼管的數(shù)值顯示,在采用動態(tài)掃描顯示方式時,要使得LED顯示的比較均勻,又有足夠的亮度,需要設置適當?shù)膾呙桀l率,當掃描頻率在70HZ左右時,能夠產(chǎn)生比較好的顯示效果,一般可以采用間隔10ms對LED進行動態(tài)掃描一次,每一位LED的顯示時間為1ms[10]。硬件譯碼是指利用專門的硬件電路來實現(xiàn)顯示字符碼的轉換。 圖6 復位電路 時鐘電路設計單片機中CPU每執(zhí)行一條指令,都必須在統(tǒng)一的時鐘脈沖的控制下嚴格按時間節(jié)拍進行,而這個時鐘脈沖是單片機控制中的時序電路發(fā)出的。P1口:這8個引腳和P0口的8個引腳類似,當P1口作為通用I/O口使用時,也用于傳送用戶的輸入和輸出數(shù)據(jù)。(2)地址鎖存與譯碼器用于當ALE信號有效時,鎖存從ADDA、ADDB、ADDC 3根地址線上送來的3位地址,譯碼后產(chǎn)生通道選擇信號,從8路模擬通道中選擇當前模擬通道。 逐次逼近型A/D轉換器原理逐次逼近型A/D轉換器是由一個比較器、A/D轉換器、存儲器及控制電路組成。其中,A/D轉換采用ADC0808對輸入的模擬信號進行轉換,控制核心AT89C51再對轉換的結果進行運算處理,最后驅動輸出裝置LED顯示數(shù)字電壓信號[11]。 Digital voltmeter。 A/D converter。 2 設計總體方案 ⑴以MCS51系列單片機為核心器件,組成一個簡單的直流數(shù)字電壓表。它利用內(nèi)部的寄存器從高位到低位一次開始逐位試探比較。(3)比較器,8位開關樹型A/D轉換器,逐次逼近型寄存器,定時和控制電路組成8位A/D轉換器,當START信號有效時,就開始對當前通道的模擬信號進行轉換,轉換完成后,把轉換得到的數(shù)字量送到8位三態(tài)鎖存器,同時通過引腳送出轉換結束信號。P2口:這組引腳的第一功能與上述兩組引腳的第一功能相同即它可以作為通用I/O口使用,它的第一功能和P0口引腳的第二功能相配合,用于輸出片外存儲器的高8位地址,共同選中片外存儲器單元,但并不是像P0口那樣傳送存儲器的讀/寫數(shù)據(jù)。CPU執(zhí)行一條指令的各個微操作所對應時間順序稱為單片機的時序。軟件譯碼就是編寫軟件譯碼程序,通過譯碼程序來得到要顯示的字符的字段碼,譯碼程序通常為查表程序[3]。在本設計中,為了簡化硬件設計,主要采用軟件定時的方式,即用定時器0溢出中斷功能實現(xiàn)11μs定時,通過軟件延時程序來實現(xiàn)5ms的延時。這次設計是我第一次設計電路,并用Proteus實現(xiàn)了仿真。:電子工業(yè)出版社,2006年[9][M] .北京:.[10][J] .河海大學常州分校學報,2002,(03).[11]宋鳳娟,孫軍,[J] .工業(yè)控制計算機,2007,(04). 附 錄程序代碼LED_0 EQU 30HLED_1 EQU 31HLED_2 EQU 32H ADC EQU 35H CLOCK BIT ST BIT EOC BIT OE BIT ORG 00H SJMP START ORG 0BH LJMP INT_T0 START: MOV LED_0, 00H MOV P2, 0FFH MOV LED_1, 00H MOV LED_2, 00H MOV DPTR, TABLE MOV TMOD, 02H MOV TH0, 245H MOV TL0, 00H MOV IE, 82H SETB TR0 WAIT: CLR ST SETB STH CLR ST JNB EOC, $ SETB OE MOV ADC, P1 CLR OE MOV A, ADC MOV B, 51 DIV AB MOV LED_2, A MOV A, B MOV B, 5 DIV AB MOV LED_1, A MOV LED_0, B LCALL DISP SJMP WAITINT_T0: CPL, CLOCK RETIDISP: MOV A, LED_0 MOVC A, A+DPTR CLR MOV P0, A LCALL DELAY SETB MOV A, LED_1 MOVC A,A+DPTR CLR MOV P0, A LCALL DELAY SETB MOV A, LED_2 MOVC A, A+DPTRL CLR ORL A, 80H MOV P0, A LCALL DELAY SETB RETDELAY: MOV R6, 10 D1: MOV R7, 250 DJNZ R7, $ DJNZ R6, D1 RETTABLE: DB 3FH, 06H, 5BH, 4FH, 66H DB 6DH, 7DH, 07H, 7FH, 6FH END 致謝經(jīng)過一段時間的不懈努力,本次畢業(yè)設計即將接近尾聲,由于是初次嘗試設計電路,由于知識及經(jīng)驗的匱乏,難免遇到很多困難,如果沒有導師的督促指導以及同學們的支持,很難順利的完成此次畢業(yè)設計。在以后的實踐中,我將繼續(xù)努力學習電路設計方面的理論知識,并理論聯(lián)系實際,爭取在電路設計方面能有所提升。 結 論經(jīng)過一段時間的努力,畢業(yè)論文基于單片機的簡易數(shù)字電壓表基本完成
點擊復制文檔內(nèi)容
環(huán)評公示相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1