freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于dsp的最小應用系統(tǒng)設(shè)計實現(xiàn)畢業(yè)設(shè)計論文-文庫吧在線文庫

2024-07-28 17:18上一頁面

下一頁面
  

【正文】 , 0FFH。MAS1: JB AN,MAS0 。發(fā)地址 A7A0ACALL ISDX。SETB SS 。發(fā) 1011 0XXXACALL ISDX。停止當前操作REC5: JNB STOP,REC6 。REC7: SETB LED 。延時錄音JB AN,REC6 。MOV A,21H 。關(guān)片選LAY 8位。關(guān)指示燈ACALL STOPP 。關(guān)片選ACALL STOPP 。50mS延時ACALL YS50 。50mS延時RET。CLR SCLK 。 65536(10000/1)=D8F0HJNB TF0,$。(65536X)*1=50MSSETB TR0。在畢業(yè)設(shè)計的這段時間中,王老師不僅使我的在學業(yè)上有很大的提高,而且言傳身教,使我學到了作為一名大學生所應具備的那種踏實勤懇、一絲不茍的優(yōu)良品質(zhì)和學習作風。RET。**** 10mS延時 ****YS1: MOV TMOD,01H 。時鐘SCLK=0ISD1: MOV C,。SETB SS 。發(fā) 0X11 0XXXACALL ISDX 。順序放音ISD上電 POWERUP UP: MOV A,20H 。時鐘SCLK=0SETB SCLK 。發(fā) SETPLAY SETB SS 。CLR 。SETPLAY 16位。等待AN=1DJNZ 36H, REC8。REC6: CLR SCLK 。OVF=0芯片溢出JNB AN, REC3。REC2: ACALL YS50 。SETB 。ISD低位地址MOV 21H,00H 。CLR EA。中斷PR EQU INT0 PR=1錄音 PR=0放音。體會到理論知識對實踐有很大的指導作用,只有在正確理論的指引下才能設(shè)計出合乎實際需要的硬件電路。50mS延時ACALL YS50 。關(guān)片選ACALL YS50 。時鐘SCLK=0SETB SS 。無OVF EOM繼續(xù)放音SETB LED 。SETPLAY 16位。等待AN=1DJNZ 36H, REC8。REC6: CLR SCLK 。OVF=0芯片溢出JNB AN, REC3。REC2: ACALL YS50 。SETB 。ISD低位地址MOV 21H,00H 。CLR EA。等待兩個周期STM SPCR1,McBSP1_SPSASTM 1801h,McBSP1_SPSD 。Reset接收STM SPCR2,McBSP1_SPSASTM 0000h,McBSP1_SPSD 。 圖33語音信號功率放大電路模塊 圖 34 DSP供電模塊 圖 35 ISD4004供電模塊 DSP控制ISD4004模塊 圖 36 錄放電路 PCB設(shè)計 圖37 PCB板 第四章系統(tǒng)軟件設(shè)計系 統(tǒng) 軟 件設(shè)計包括C5402初始化程序、C5402McBSP初始化程序、ISD4004錄音子程序和ISD4004放音子程序。在語音播放的模式下,單片機向ISD4004發(fā)送播放的地址和語音播放指令后,便可以播放相應段的語音。我們可以利用一個計數(shù)器對RAC引腳進行計數(shù),并且通過LED顯示器實時地把計數(shù)器的值顯示出來,這樣我們不但可以知道錄入的每段信息的開頭和結(jié)尾的地址,而且還可以知道每段信息之中特定內(nèi)容的地址,從而可以建立地址表對信息進行剪輯、合成等處理達到對語音信息特定的要求。每一行的所有操作都從第一列開始。還有,我們可以通過程序控制做到語音的定時放音和循環(huán) 放音。在DSP運行于10MHz時,設(shè)置時鐘分頻因子為255,得到約40kHz的串行傳輸時鐘,適應ISD4004相對慢速的要求。放音遇到EOM或者OVF時產(chǎn)生INT中斷,停止放音。本例中為2400行語句,則要求MAT具有2400個表項。器件地址分辨率可按如下計算:(1/Fs)1600=200ms由于ISD4004內(nèi)部可尋址多達2400行,而每行固定存儲200ms語音,為了可錄放、刪除任意長度的語音,有必要建立MAT。當然,也允許在一個 SPI 周期里,同時執(zhí)行讀狀 態(tài)和開始新的操作(即新移入的數(shù)據(jù)與器件當前的操作可以不兼容)。協(xié)議的具體內(nèi)容為:所有串行數(shù)據(jù)傳輸開始于 SS 下降沿。自動靜噪(AMCAP) 當錄音信號電平下降到內(nèi)部設(shè)定的某一閾值以下時,自動靜噪功能使信號衰弱,這樣有 助于養(yǎng)活無信號(靜音)時的噪聲。 圖24 RAC周期外部時鐘(XCLK) 本端內(nèi)部有下拉元件。中斷狀態(tài)在下一個 SPI 周期開始時清除。片選(SS) 此端為低,即向該 ISD4004 芯片發(fā)送指令,兩條指令之間為高電平。,頻率越低,錄放時間越長,而音質(zhì)則有所下 降,片內(nèi)信息存于閃爍存貯器中,可在斷電情況下保存 100 年(典型值),反復錄音 10 萬次圖5 ISD4004引腳圖 圖23 ISD4004管腳分布圖 引腳描述電源:(VCCA,VCCD) 為使噪聲最小,芯片的模擬和數(shù)字電路使用不同的電源總線,并且分別引到外封裝的 不同管腳上,模擬和數(shù)字電源端最好分別走線,盡可能在靠近供電端處相連,而去耦電容應盡量靠近器件。CCS運行時的主窗口如圖22所示。BFSX初始化數(shù)據(jù)傳輸過程。BCLKX0~BCLKX1: 發(fā)送時鐘。BCLKR能夠被設(shè)置為輸入或輸出。當BIO 低電平有效時,有條件的執(zhí)行分支轉(zhuǎn)移。INT0 ~ INT3可以通過中斷標志寄存器(IFR)進行查詢和復位。數(shù)據(jù)總線具有總線保持功能,降低由懸浮的、未使用的管腳引起的靜態(tài)能量消耗。圖1為TMS320C5402DSP的內(nèi)部硬件組成框圖。它提供的多信道緩沖串口(MCBSP)可以設(shè)置為SPI工作方式,從而使得DSP與ISD4004的接口設(shè)計成為可能。要求實現(xiàn)功能:錄音、放音、快進、擦除、音量控制。40年代后期,研制成功了能夠把語音信號的時變譜用語音表示出來的儀器——語音儀,為語音信號分析提供了一個有力的工具。本文以TMS320C54x系列的TMS320VC5402為例,說明語音錄放芯片ISD4004應用在DSP系統(tǒng)的設(shè)計方法。但是它的快速發(fā)展可以說是從1940年前后Dudley的聲碼器和Potter等人的可見語音開始的;20世紀60年代中期形成的一系列數(shù)字信號處理方法和技術(shù),如數(shù)字濾波器、快速傅里葉變換等成為語音信號數(shù)字處理的理論和技術(shù)基礎(chǔ);到了80年代,由于矢量量化、隱馬爾克夫模型和人工神經(jīng)網(wǎng)絡(luò)等相繼被應用于語音信號處理,并經(jīng)過不斷改進與完善,使得語音信號處理技術(shù)產(chǎn)生了突破性的進展。SPI 36 AbstractSpeech signal processing is a subject to study how to produce,transmit and obtain speech information effectively.The thesis starts with a literature review about the development of speech signal processing and provides an expectation for the future.Next.a(chǎn)n analysis is carried out on production mechanism of speech signal,setting up a simple and feasible mathematic model to analyze the physical significance of speech characteristic parameter and how to determine it.From the aspect of its hardware,a designing project of the speech processing system is established on the basis of TMS320VC5402.The project first gives a brief introduction about the position of DSP system and then displays its basic framework.Next ,all elaboration is provided for the parts like selection of chip,module of audio frequency switch,extended memorizer, UART data munication and power voltage switch.The technology of DSP is applied in the designing process. From the aspect of software.the thesis starts with an introduction about CCS.a(chǎn)nd then about DSP software developing flow.At last,a detailed elaboration is given respectively to the designing and analysis of initialization of DSP collection of audio frequency and parallel boot load procedure of TMS320VC5402The study in the thesis touches upon a part of a speech identification system.A profound exploration has been conducted on the areas like development and research statement of speech processing,capability parameter of TMS320VC5402 chip, knowledge about software and hardware,as well as the designing and developing flow of
點擊復制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1