freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

本科畢業(yè)論文__基于dsp數(shù)據(jù)采集系統(tǒng)的設計(存儲版)

2025-08-26 19:22上一頁面

下一頁面
  

【正文】 16 位狀態(tài)排序器(即雙級聯(lián) 8 狀態(tài)排序器)。在級聯(lián)的模式下,自動排序器將變成 16 通道,對于每個通道而言,一旦 ADC 轉(zhuǎn)換完成,將會把轉(zhuǎn)換結(jié)果存儲到結(jié)果寄存器( ADCRESULT)中。當轉(zhuǎn)換結(jié)果被存入輸出寄存器后,引腳的輸出將保持半個時鐘周期的低電平。 ADS8364采用 +5V 工作電壓,并帶有 80dB 共模抑制的全差分輸入通道以及 6 個模數(shù)轉(zhuǎn)換器、 6 個差分采樣放大器。 xx 大學學士學位論文 12 第 3章 系統(tǒng)的硬件設計 系統(tǒng)的前端數(shù)據(jù)采集 在系統(tǒng)的前端 AD 采集模塊中,我們設計了兩種方案。存儲器的價格主要由兩個方面決定,一是存儲本身的價格,而是存儲器模塊中附加電路的價格,后一類價格也叫固定開銷,因為對不同容量的模塊,這種價格幾乎是一樣的。 存儲器的選型 根據(jù) 存儲器能否直接與 DSP 交換信息來區(qū)分,可分為外部存儲器和內(nèi)部存儲器。其中前兩種屬于專 用的 USB 接口芯片,使用時需外接微控制器;而后兩者 xx 大學學士學位論文 10 屬于內(nèi)嵌通用微控制器的 USB 控制芯片?,F(xiàn)在工業(yè)生產(chǎn)和科學研究對數(shù)據(jù)傳輸?shù)囊笕找嫣岣?,要求有很高的傳輸速率和傳輸精度,而現(xiàn)在通用的傳輸總線,如 PCI 總線或 ISA 總線,存在以下缺點:安裝麻煩、價格昂貴;受計算機插槽數(shù)量、地址、中斷資源限制,可擴展性差;在一些 電磁干擾性強的測試現(xiàn)場,無法專門對其電磁屏蔽,導致采集的數(shù)據(jù)失真。 本系統(tǒng)用到模數(shù)轉(zhuǎn)換器就是這款 DSP 的片上自帶的模數(shù)轉(zhuǎn)換模塊 (ADC)。 2. 高性能 32 位 CPU,哈佛總線結(jié)構, 4MB 的程序 /數(shù)據(jù)尋址空間。 CMOS 技術、先進的工藝及集成電路的優(yōu)化設計、工作電壓的下降( 5V, , ),使得 DSP 芯片的主頻不斷提高。 xx 大學學士學位論文 7 2. 指令系統(tǒng)的流水線操作。 DSP 芯片也稱數(shù)字信號處理器,是一種特別適合于進行數(shù)字信號處理運算的微處理器,其主要應用是實時快速的實現(xiàn)各種數(shù)字信號處理算法。該系統(tǒng)完全可以滿足信號采集處理對高精度及實時性的要求,由于系統(tǒng)的數(shù)據(jù)量較大,因此需要一種高速的數(shù)據(jù)傳輸方式,而 總線傳輸速度快,能達到480Mbit/s 的速度,滿足了本系統(tǒng)數(shù)據(jù)傳輸?shù)男枰?。它通過傳感器部分將光學標記信號轉(zhuǎn)化為電信號,再通過數(shù)據(jù)采集部分將電信號轉(zhuǎn)化為數(shù)字信號,并由數(shù)字信號處理部分進行相應的處理,根據(jù)采集到的數(shù)據(jù)結(jié)果來控制設備進行相應的運動,并且將采集處理后的結(jié)果傳誦到計算機系統(tǒng)。 3. 根據(jù)課題需求和 DSP 芯片的硬件特點提出基于 DSP 的數(shù)據(jù)采集 處理系統(tǒng)的總體設計方案。如圖 12 是 DSP 系統(tǒng)設計的一般方法。如圖 11 所示為一個典型的 DSP 系統(tǒng)框圖 [4][6]。而在計算機接口技術方面,通用串行總線( Universal Sraial Bus,簡稱 USB)近幾年得到了長足的發(fā)展。USB xx 大學學士學位論文 III 目錄 摘要 ............................................................................................................................... I Abstract ........................................................................................................................ II 第 1 章 緒論 ................................................................................................................ 1 課題提出的背景和意義 ................................................................................... 1 DSP 系統(tǒng)的構成及設計過程 ............................................................................ 2 課題研究的內(nèi)容 ............................................................................................... 3 論文的章節(jié)安排 ............................................................................................... 3 第 2 章 系統(tǒng)的實現(xiàn)方案 ............................................................................................ 5 采集處理系統(tǒng)分析 ........................................................................................... 5 系統(tǒng)的器件選型 ............................................................................................... 6 微處理器的選型 ........................................................................................ 6 串型接口的選型 ........................................................................................ 9 存儲器的選型 .......................................................................................... 10 其他器件的選型 ...................................................................................... 10 本章小結(jié) ..........................................................................................................11 第 3 章 系統(tǒng)的硬件設計 .......................................................................................... 12 系統(tǒng)的前端數(shù)據(jù)采集 ..................................................................................... 12 采用 ADS8364 作采集芯片 ...................................................................... 12 采用 F2812 自帶的 ADC 模塊 ............................................................... 13 DSP 的外圍電路設計 ...................................................................................... 15 電源電路 .................................................................................................. 15 時鐘電路 .................................................................................................. 16 復位電路 .................................................................................................. 18 JTAG 電路設計 ........................................................................................ 19 F2812 與存儲器的接口設計 ........................................................................... 20 F2812 存儲資源分配情況 ........................................................................ 20 外擴存儲器接口設計 .............................................................................. 22 F2812 與 68013 的接口設計 ........................................................................... 23 本章小結(jié) ......................................................................................................... 24 第 4 章 系統(tǒng)的軟件設計 .......................................................................................... 25 系統(tǒng)的開發(fā)環(huán)境 ............................................................................................. 25 CCS 開發(fā)環(huán)境 .......................................................................................... 25 USB 的固件開發(fā)環(huán)境 .............................................................................. 26 DSP 部分的軟件設計 ...................................................................................... 26 xx 大學學士學位論文 IV 系統(tǒng)的初始化程序設計 .......................................................................... 28 A/D 轉(zhuǎn)換部 分的軟件實現(xiàn) ....................................................................... 29 SCI 部分軟件設計 .................................................................................... 31 DSP 與 USB 通信部分的軟件控制程序 ................................................. 32 命 令文件的編寫及程序的優(yōu)化 .............................................................. 33 USB 部分的軟件設計 ..................................................................................... 35 本章小結(jié) ......................................................................................................... 36 結(jié)論 ............................................................................................................................ 37 致謝 ..........................................................................
點擊復制文檔內(nèi)容
研究報告相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1