freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于maxii系列cpld的微波爐控制器芯片設(shè)計(jì)(存儲(chǔ)版)

  

【正文】 HEN 設(shè)置計(jì)時(shí)模式 NXT=TIMER。039。END rtl。 DATAOUT:OUT STD_LOGIC_VECTOR(15 DOWNTO 0)。LD_DONEamp。END rtl。 輸入的4位數(shù)據(jù) Q:OUT STD_LOGIC_VECTOR(3 DOWNTO 0)。139。 ELSE 自動(dòng)減1 TMP=TMP39。039。ENTITY t6 IS PORT( CLK:IN STD_LOGIC。BEGIN PROCESS(CLK,LOAD,CLR,EN) BEGIN IF CLR = 39。039。 END IF。END rtl。 秒個(gè)位 SEC1:OUT STD_LOGIC_VECTOR(3 DOWNTO 0)。 DATAIN:IN STD_LOGIC_VECTOR(3 DOWNTO 0)。 Q:OUT STD_LOGIC_VECTOR(3 DOWNTO 0)。BEGIN 元件例化 CLK0 = NOT CLK。USE 。 2 WHEN0011=DOUT7=1001111。 d WHEN1011=DOUT7=1011100。并進(jìn)一步熟練了對(duì)QuartusII軟件的操作。:狀態(tài)控制電路模塊controller,數(shù)據(jù)裝載電路模塊loader,最后加上計(jì)時(shí)器模塊。北京:電子工業(yè)出版社,2006[5]陳榮,陳華. VHDL芯片設(shè)計(jì). 北京:機(jī)械工業(yè)說出版社,2006[6]王誠(chéng),吳繼華,范麗珍. Altera FPGA/CPLD設(shè)計(jì):基礎(chǔ)篇. 北京:人民郵電出版社,2005??傊?,通過這次的設(shè)計(jì),進(jìn)一步了解了EDA技術(shù),收獲很大,對(duì)軟件編程、排錯(cuò)調(diào)試、相關(guān)儀器設(shè)備的使用技能等方面得到較全面的鍛煉和提高。END ARCHITECTURE rtl。 8 WHEN1001=DOUT7=1101111。 0 WHEN0001=DOUT7=0000110。END rtl。SIGNAL S2:STD_LOGIC。 EN:IN STD_LOGIC。 LOAD,CLR:IN STD_LOGIC。 DATA:IN STD_LOGIC_VECTOR(15 DOWNTO 0)。 END PROCESS。 否則自動(dòng)減1 END IF。 ELSIF CLK39。END t6。USE 。139。139。 THEN 當(dāng)CLR高電平,數(shù)據(jù)變?yōu)?000 TMP= 0000。 CLR:清除數(shù)據(jù) EN:IN STD_LOGIC。 END CASE。 BEGIN LOAD=LD_TEST OR LD_DONE OR LD_CLK。 LD_CLK:IN STD_LOGIC。 END CASE。 THEN 設(shè)置計(jì)時(shí)完成 NXT=DONE_MSG。 AND DONE=39。139。 WHEN DONE_MSG= 完成信息顯示狀態(tài) LD_DONE=39。 CASE CUR IS WHEN LAMP_TEST= 譯碼器顯示測(cè)試狀態(tài) LD_TEST=39。 將IDLE載入NXT LD_TEST=39。139。 THEN 復(fù)位時(shí)設(shè)置時(shí)間變?yōu)榈碗娖? SET_T0 = 39。 ELSE DATATMP(3 DOWNTO 0) = DATATMP(3 DOWNTO 0) + 1。 THEN 設(shè)置秒的十位 IF DATATMP(7 DOWNTO 4) = 0101 THEN 5自動(dòng)跳轉(zhuǎn)到0 DATATMP(7 DOWNTO 4) = 0000。139。EVENT AND KEY(3) = 39。 如果不是,遇到上邊沿則自動(dòng)跳轉(zhuǎn)下一狀態(tài) END IF。 SIGNAL SET_T0: STD_LOGIC。 指示數(shù)據(jù)裝載電路載入的用于測(cè)試的數(shù)據(jù) LD_CLK:OUT STD_LOGIC。 復(fù)位信號(hào) KEY: IN STD_LOGIC_VECTOR(3 DOWNTO 0)。由六進(jìn)制計(jì)數(shù)器和十進(jìn)制計(jì)數(shù)器級(jí)聯(lián)構(gòu)成的計(jì)時(shí)模塊原理圖如圖6所示。SET_T/COOKLD_DONE/COOKX/LD_DONEX/LD_CLKSET_Tamp。其中,輸出信號(hào)LD_DONE指示數(shù)據(jù)裝載電路載入的烹調(diào)結(jié)束的狀態(tài)信息的顯示的驅(qū)動(dòng)信息數(shù)據(jù);LD_CLK顯示數(shù)據(jù)裝載電路的設(shè)置的時(shí)間數(shù)據(jù);LD_TEST指示數(shù)據(jù)裝載電路載入的用于測(cè)試的數(shù)據(jù),以顯示驅(qū)動(dòng)信息數(shù)據(jù);COOK指示烹飪的狀態(tài),并提示計(jì)時(shí)器進(jìn)行減法計(jì)算;KEY為定時(shí)時(shí)間輸入信號(hào),用于設(shè)置烹飪時(shí)間的長(zhǎng)短,其高到低分別表示時(shí)間分、秒的十位、個(gè)位。譯碼器,就是負(fù)責(zé)將各種顯示信息的BCD轉(zhuǎn)換成七段數(shù)碼管顯示的驅(qū)動(dòng)信息編碼。工作時(shí)首先進(jìn)行烹調(diào)時(shí)間設(shè)置,并使用數(shù)碼管顯示時(shí)間信息,設(shè)要求最長(zhǎng)的烹調(diào)時(shí)間為59分59秒,時(shí)間設(shè)置完畢后系統(tǒng)自動(dòng)回到初始狀態(tài);按開始烹調(diào)按鍵進(jìn)入烹調(diào)狀態(tài),時(shí)間顯示數(shù)碼管按每秒減1的倒計(jì)時(shí)方式顯示剩余烹調(diào)時(shí)間;烹調(diào)結(jié)束后,系統(tǒng)回到復(fù)位狀態(tài)。他省時(shí)、省電、方便和衛(wèi)生,作為現(xiàn)代的烹飪工具,微波爐的控制器體現(xiàn)著他的重要性能指標(biāo)。微波爐由2450MHz的超高頻來加熱食物。 第4章 設(shè)計(jì)思想 上電后,系統(tǒng)處于復(fù)位狀態(tài)。第5章 設(shè)計(jì)內(nèi)容微波爐控制器的功能設(shè)計(jì)要求,本系統(tǒng)可由一下4個(gè)模塊組成:①狀態(tài)控制器KZQ;②數(shù)據(jù)裝載器ZZQ;③烹調(diào)計(jì)時(shí)器JSQ;④顯示譯碼器YMQ47;狀態(tài)控制電路,其功能是控制微波爐工作過程中的狀態(tài)轉(zhuǎn)換,并發(fā)出相關(guān)控制信號(hào);數(shù)據(jù)裝載電路,其功能是根據(jù)控制信號(hào)選擇定時(shí)時(shí)間,測(cè)試數(shù)據(jù)或計(jì)時(shí)完成信息的載入;計(jì)時(shí)器電路,其功能是對(duì)時(shí)鐘進(jìn)行減法計(jì)數(shù),提供烹調(diào)完成時(shí)的狀態(tài)信號(hào)。狀態(tài)控制器的功能根據(jù)輸入信號(hào)和自身當(dāng)時(shí)所處的狀態(tài)完成狀態(tài)的轉(zhuǎn)換和輸出相應(yīng)的控制信號(hào),其模塊框圖如圖3所示。TESTamp。 電路計(jì)時(shí)模塊可以由十進(jìn)制減法計(jì)數(shù)器和六進(jìn)制減法計(jì)數(shù)器級(jí)聯(lián)組成,其中,兩個(gè)十進(jìn)制的減法計(jì)數(shù)
點(diǎn)擊復(fù)制文檔內(nèi)容
黨政相關(guān)相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1