freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

計(jì)算機(jī)組成原理第1011章(存儲(chǔ)版)

  

【正文】 是 數(shù)據(jù)傳送 。 數(shù)據(jù)數(shù)量計(jì)數(shù)器 , 存放傳送數(shù)據(jù)的數(shù)量,由CPU寫(xiě)入其初值,以后每傳送一個(gè)字,該計(jì)數(shù)器減1,當(dāng)計(jì)數(shù)到0時(shí),表示這批數(shù)據(jù)傳送完畢,此時(shí) DMA應(yīng)向 CPU發(fā)中斷請(qǐng)求信號(hào)。 工作方式 –獨(dú)占總線(xiàn)方式:從傳送第一個(gè)字開(kāi)始直到這批數(shù)據(jù)傳輸完成的整個(gè)過(guò)程, DMA都把住總線(xiàn)不放,使總線(xiàn)只為本 DMA使用。當(dāng)中斷源數(shù)量很多時(shí),中斷字也就很長(zhǎng); ? 為了管理方便,通常把所有中斷按不同類(lèi)別、性質(zhì)取分為若干個(gè)中斷優(yōu)先級(jí),每個(gè)中斷優(yōu)先級(jí)中安排多個(gè)中斷源,在確定中斷優(yōu)先次序時(shí),先查最高中斷優(yōu)先級(jí),再到這一中斷優(yōu)先級(jí)中找出中斷優(yōu)先次序最高的中斷源。實(shí)現(xiàn)方法是為每個(gè)中斷源設(shè)置一個(gè) 中斷屏蔽觸發(fā)器 來(lái)屏蔽設(shè)備的中斷請(qǐng)求。 通道功能 – 根據(jù) CPU要求選擇某一指定外設(shè)與系統(tǒng)相連,向該外設(shè)發(fā)出操作命令,進(jìn)行初始化 – 指出外設(shè)讀 /寫(xiě)信息的位置以及與外設(shè)交換信息的主存緩沖區(qū)地址 – 控制外設(shè)與主存之間的數(shù)據(jù)交換 – 指定數(shù)據(jù)傳送結(jié)束時(shí)的操作內(nèi)容,檢查外設(shè)狀態(tài) 外圍處理機(jī)方式 主要用途 – 主要應(yīng)用于大型高性能計(jì)算機(jī)系統(tǒng)中,使用微小型通用計(jì)算機(jī)協(xié)助主處理機(jī)完成輸入輸出操作。 工作特點(diǎn) – 系統(tǒng)在啟動(dòng)外設(shè)后到數(shù)據(jù)準(zhǔn)備完成這段時(shí)間內(nèi) CPU一直在執(zhí)行程序,而不是處于等待狀態(tài),一定程度上實(shí)現(xiàn)了 CPU與外設(shè)的并行工作。此種方式邏輯簡(jiǎn)單,可以有比較高的數(shù)據(jù)傳輸率。 RTC USB 超級(jí) I/O IDE1 COM1 COM2 LPT1 550MHz L1 Cache L2 Cache 處理機(jī)總線(xiàn) 100MHz 100MHz PCI 總線(xiàn) 33MHz PCI 插槽 ISA 插槽 ISA總線(xiàn) 8MHz 內(nèi)存條 ROM BIOS 顯 示 器 硬盤(pán) 光驅(qū) 軟驅(qū) 鍵盤(pán)鼠標(biāo) 打印機(jī) MODEM 66MHz 顯卡 總線(xiàn)仲裁與數(shù)據(jù)傳輸控制 總線(xiàn)主設(shè)備與從設(shè)備 – 總線(xiàn)主設(shè)備( bus master) :申請(qǐng)總線(xiàn)使用權(quán)并發(fā)出命令控制總線(xiàn)運(yùn)行的設(shè)備,如 CPU等。 三總線(xiàn)結(jié)構(gòu) – 是指在計(jì)算機(jī)中配置 3組總線(xiàn),即在處理機(jī)總線(xiàn)上通過(guò)一塊被稱(chēng)為 PCI橋的控制線(xiàn)路,提供出一組高性能的局部總線(xiàn),稱(chēng)為 PCI總線(xiàn),而把原來(lái)的 ISA總線(xiàn)和 EISA總線(xiàn)從處理機(jī)總線(xiàn)上斷開(kāi),并通過(guò) IO控制線(xiàn)路連接到這里的 PCI總線(xiàn)上。 總線(xiàn) 高 低 高 A B C 計(jì)算機(jī)總線(xiàn)概述 承擔(dān)不同功能的三種總線(xiàn) – 數(shù)據(jù)總線(xiàn):傳輸數(shù)據(jù)信息,頻率與寬度正比于吞吐量 – 地址總線(xiàn):傳輸?shù)刂沸畔?,寬度決定了內(nèi)存尋址空間 – 控制總線(xiàn):給出總線(xiàn)周期類(lèi)型、 I/O操作完成時(shí)刻、DMA周期、中斷等有關(guān)的控制信號(hào)等 存 儲(chǔ) 器 I/O 接 口 輸 入 設(shè) 備 I/O 接 口 數(shù)據(jù)總線(xiàn) DB 控制總線(xiàn) CB 地址總線(xiàn) AB 輸 出 設(shè) 備 CPU 總線(xiàn)周期以及相關(guān)概念 總線(xiàn)周期 : 通過(guò)總線(xiàn)完成一次內(nèi)存讀寫(xiě)操作或者完成一次 I/O設(shè)備讀寫(xiě)操作所需的時(shí)間,一般由地址時(shí)間和數(shù)據(jù)時(shí)間兩個(gè)時(shí)間段組成: – 地址時(shí)間: CPU向內(nèi)存或 IO設(shè)備送地址信息到地址總線(xiàn) – 數(shù)據(jù)時(shí)間: CPU完成數(shù)據(jù)讀寫(xiě) 周期類(lèi)型 : 一般分為內(nèi)存讀周期、內(nèi)存寫(xiě)周期、 I/O讀周期、 I/O寫(xiě)周期四種類(lèi)型 總線(xiàn)的等待狀態(tài) :由于被讀寫(xiě)的部件或設(shè)備速度慢,一次數(shù)據(jù)時(shí)間內(nèi)不能完成讀寫(xiě)操作,就要增加一個(gè)或多個(gè)數(shù)據(jù)時(shí)間繼續(xù)完成讀寫(xiě)操作,在這增加的數(shù)據(jù)時(shí)間里,稱(chēng)總線(xiàn)處于等待狀態(tài)。 SCSI( Small Computer System Interface)接口 –應(yīng)用于工作站和 PC服務(wù)器中,成為主機(jī)和智能外設(shè)連接的統(tǒng)一 I/O接口,可以控制磁盤(pán)驅(qū)動(dòng)器、磁帶機(jī)、光盤(pán)、打印機(jī)、掃描儀等外設(shè); –SCSI使用 50芯或 68芯電纜,插座體積較大; –SCSI的發(fā)展以及相關(guān)標(biāo)準(zhǔn)見(jiàn)下頁(yè)列表。能檢測(cè)假啟動(dòng) 完全雙工,雙緩沖的發(fā)送器和接受器 具有檢測(cè)奇偶錯(cuò),數(shù)據(jù)丟失錯(cuò)和幀錯(cuò)的能力 全部入/出信號(hào)為 TTL 電平 D7~D0(接外部數(shù)據(jù)總線(xiàn)) 狀態(tài) 緩沖器 接受數(shù)據(jù) 緩沖器 發(fā)送數(shù)據(jù)/命令 緩沖器 讀/寫(xiě) 控制邏輯 調(diào)制/解 調(diào)器控制 發(fā)送器 PS 發(fā)送控制 接收控制 接收器 SP 緩沖器 I/O R xD T xD / TxC TxE RxRDY /RxC RESET CLK C/ D /RD /WR /CS /DTR /DSR /RTS /CTS TxRDY 串行異步傳送中的有關(guān)概念 串行: 異步、同步: 單工,半雙工,全雙工: 停止位: 數(shù)據(jù)位: 起始位: 奇偶校驗(yàn): 傳送的波特率: 波特率因子: 數(shù)據(jù)采樣: 串口 CPU 終端 (串口 ) …... 數(shù)據(jù)位,如 8 位 1位 、 2位 串行 并行 標(biāo)識(shí)態(tài) 一次完整的數(shù)據(jù)傳送時(shí)間 CPU 串口 串口 CPU D7 D6 D5 D4 D3 D2 D1 D0 同步 ? Y( D1D0 = 00 ) N ( D1 D0 0 0 ) D6: 外同步檢測(cè) 1 外同步 SYNDET為輸入 0 內(nèi)同步 SYNDET為輸出 D7: 同步字符 1 單同步字符 0 雙同步字符 規(guī)定幀控制 00 無(wú)效 01 1個(gè) 停止位 10 1. 5個(gè) 停止位 11 2個(gè) 停止位 確定字符長(zhǎng)度 00 5bits 01 6bits 10 7bits 11 8bits TxC , RxC 波特率因子 00 同步方式 01 異步 1倍 10 異步 16倍 11 異步 64倍 對(duì)奇偶校驗(yàn)的規(guī)定 X0 不校驗(yàn) 11 偶校驗(yàn) 01 奇校驗(yàn) 方式命令字的格式 EH IR ER SBBK RxE DTR TxEN RTS D7 D6 D5 D4 D3 D2 D1 D0 工作命令字的格式 發(fā)送器使能信號(hào),1有效 接收器使能信號(hào),1有效 數(shù)據(jù)終端就緒,使出 為低 /DTR 使三個(gè)出錯(cuò)標(biāo)志位復(fù)位 發(fā)包 信號(hào) BREAK 請(qǐng)求發(fā)送信號(hào),使出 為低 /RTS 發(fā)軟 信號(hào) RESET D7 D6 D5 D4 D3 D2 D1 D0 DSR SYNDET FE OE PE TxE RxRDY TxRDY 接口狀態(tài)寄存器的內(nèi)容格式 發(fā)送器就緒信號(hào),1有效 并到串的發(fā)送器空,1有效 接收器就緒信號(hào),1有效 奇偶錯(cuò) 溢出錯(cuò) 數(shù)據(jù)幀挫 數(shù)據(jù)設(shè)備就緒,1有效 TEC20218 機(jī)串行口初始化的程序 MOV R0, 4Eh OUT 81h OUT 83h MOV R0, 37h OUT 81h OUT 83h 方式設(shè)置: 0 1 0 0 1 1 1 0 1個(gè)停止位 無(wú)奇偶校驗(yàn) 字符為 8 bits 16*波特率 命令設(shè)置: 0 0 1 1 0 1 1 1 不用 請(qǐng)求發(fā)送 錯(cuò)誤標(biāo)志復(fù)位 不用 允許發(fā)送 允許接收 數(shù)據(jù)終端準(zhǔn)備好 對(duì) OUT 指令而言, 81h、 83h 為控制寄存器地址; 對(duì) IN 指令而言, 81h、 83h 為狀態(tài)寄存器地址; 編程用串行口執(zhí)行輸入任務(wù) /輸出操作 INCH:IN 81h SHR R0 SHR R0 JRNC, INCH IN 80h PUSH R1 MOV R1, 00FFh AND R0, R1 POP R1 RET OUTCH:PUSH R0 OUT1: IN 91h SHR R0 JRNC,OUT1 POP R0 OUT 90h RET 對(duì) IN 指令而言, 80h 是讀入數(shù)據(jù) 81h 是讀入狀態(tài) 對(duì) OUT指令而言 , 90h 是輸出數(shù)據(jù) 91h 是輸出命令 雙串行口同時(shí)運(yùn)行的例子 Loop: in 81 loop1: in 91 shr r0 shr r0 shr r0 shr r0 jrnc loop1 jrnc loop in 80 in 90 out 80 out 80 out 90 jr loop ret 完成兩臺(tái)教學(xué)計(jì)算機(jī)的第 2 個(gè)串行接口的初始化和輸入輸出操作,要把兩臺(tái)教學(xué)機(jī)通過(guò)第2個(gè)接口連接起來(lái),都運(yùn)行這個(gè)程序,則每個(gè)鍵盤(pán)的輸入會(huì)同時(shí)顯示在兩個(gè)屏幕上,實(shí)現(xiàn)的是雙機(jī)的雙向通訊功能。 輸入輸出接口結(jié)構(gòu) 命令寄存器 和命令譯碼器 設(shè)備選擇 電路 設(shè)備狀態(tài) 標(biāo)記 數(shù)據(jù)緩沖 寄存器 DBR 控制邏輯電路 I/O接口 外 部 設(shè) 備 數(shù)據(jù)線(xiàn) 命令 狀態(tài) 數(shù)據(jù)線(xiàn) 命令線(xiàn) 狀態(tài)線(xiàn) CPU 地址線(xiàn) 通用可編程接口 通用性 – 能有多種用法與輸入輸出功能,能適用于多種外設(shè) 可編程 – 能通過(guò)指令指定接口的功能和運(yùn)行控制參數(shù) 接口內(nèi)部組成 – 設(shè)備識(shí)別電路:對(duì)指令中給出的 I/O
點(diǎn)擊復(fù)制文檔內(nèi)容
畢業(yè)設(shè)計(jì)相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1