【正文】
小了系統(tǒng)噪聲。三、電路分析與設(shè)計1.輸入通道調(diào)理電路系統(tǒng)采用兩片AD603級聯(lián)方式完成信號的調(diào)理。3掃描速度設(shè)計要求水平顯示分辨率至少為20點/div,則存儲深度M應(yīng)至少為200點。采樣結(jié)束后,根據(jù)測出的每一點的時間差,將采樣的數(shù)值進(jìn)行重新排列,然后將重排后的數(shù)據(jù)順序輸出,用于波形顯示。但該時間極短,很難直接測量。隨機(jī)等效時間采樣的基本原理是,在每一輪的采集過程中測量每次信號觸發(fā)時刻后與A/D的第一個采樣時鐘的時間差,這個時間差表明了觸發(fā)后的第一次采樣時刻,因此,它確定了本輪采樣的數(shù)據(jù)序列在信號波形中的位置。最終很好的完成了題目的要求。即將不同頻率范圍或不同幅度范圍的信號經(jīng)過各自的電路進(jìn)行調(diào)理。因此,我們選擇單片機(jī)與FPGA的結(jié)合來作為系統(tǒng)的核心處理器。而且在時序控制方面也顯得精度不足。方案二:單片機(jī)與FPGA結(jié)合的方式。AbstractThis digital oscilloscope takes a MCU and FPGA as the core .We made emphases on the choice of the sampling methods and the implement of equivalent sampling, as a result, our design not only has the realtime sampling mode but also can reach the highest equivalent sample rate of 200 MHz using the realtime sample rate of 1 MHz, by way of random equivalent sampling. At the same time, this system has many other functions, such as 2mV smallsignal measuring, storage and redisplay of waveform, measuring frequency, selective trigger edge , output of the correction signal and so on.一、總體方案設(shè)計1.方案比較與選擇仔細(xì)分析題目要求,以實時采樣速率為1MHz的ADC實現(xiàn)最大200MHz的等效采樣,是本題的最大難點,也是設(shè)計的重點之一。同時系統(tǒng)還具有可測2mV小信號、波形存儲回放、測頻、觸發(fā)沿選擇、校準(zhǔn)信號輸出等功能。即完全由單片機(jī)來實現(xiàn)前級信號程控調(diào)理、采樣保持電路及A/D轉(zhuǎn)換器的控制、數(shù)據(jù)的處理及存儲、波形顯示和控制電路等功能。但是,單片機(jī)在處理高速信號時略顯吃力。用其進(jìn)行采樣時鐘控制和信號處理,是提高系統(tǒng)性能和指標(biāo)最有效的方法。方案二:多路調(diào)理。綜合考