【正文】
扼流環(huán)節(jié)。 1片外程序存儲器和數(shù)據(jù)存儲器應盡量靠近 DSP芯片放置, 同時要合理布局, 使數(shù)據(jù)線和地址線長短基本保持一致,尤其當系統(tǒng)中有多片存儲器時要考慮時鐘線到各存儲器的時鐘輸入距離相等或可以加單獨的可編程時鐘驅動芯片。當 DSP周圍電路較復雜時,建議將 DSP及其時鐘電路、復位電路、片外程序存儲器、數(shù)據(jù)存儲器制作成最小系統(tǒng),以減少干擾。 謝謝觀看 /歡迎下載 BY FAITH I MEAN A VISION OF GOOD ONE CHERISHES AND THE ENTHUSIASM THAT PUSHES ONE TO SEEK ITS FULFILLMENT REGARDLESS OF OBSTACLES. BY FAITH I BY FAITH 。另外,在 DSP與片外程序存儲器和數(shù)據(jù)存儲器等關鍵部分周圍建議屏蔽,可減少外界干擾。 DSP指令周期為納秒級,因而 DSP硬件系統(tǒng)中最易出現(xiàn)的問題是高頻干擾,因此在制作 DSP硬件系統(tǒng)的印制電路板 (PCB)時,應特別注意對地址線和數(shù)據(jù)線等重要信號線的布線要做到正確合理。針對此現(xiàn)實,可在原理圖中把它當作電感,在 PCB元件庫中單獨為它定義一個元件封裝,布線前把它手工移動到靠近公共地線匯合點的合適位置上。 每個集成電路塊的附近應設置一個高頻退耦電容。利用此功能,可以自動地對所選定的重要信號線進行所謂的“包地”處理,當然,把此功能用于時鐘等單元局部進行包地處理對高速系統(tǒng)也將非常有益。同一層內的平行走線幾乎無法避免,但是在相鄰的兩個層,走線的方向務必取為相互垂直,這在 Protel中不難辦到但卻容易忽視。其次,從整體考慮,元件布局時用“ Auto”中 Placement Tools-Shove’和“ Auto”中的“ Density(密度檢查 )”來對比調整,使元件排列緊湊,并配合“ Netlist”菜單中的“ Length”功能和“ Info”菜單中的Lengthof selection”功能,對所選定的需最短化的重點網(wǎng)絡進行布線長度測量。用 Protel布線時可在預先設置,選擇“ Design”菜單下的“ Rules”,找到“ Routing Corners”,雙擊打開,把系統(tǒng)默認的“ 90 Degrees”改為“ Rounded”,以便自動布線結束時使轉角圓弧化。有資料顯示,同種材料時,四層板要比雙面板的噪聲低 20dB。同樣電源層也可能會被分割為 , 5V等。 布線的幾何形狀、不正確的線端接、經過連接器的傳輸及電源平面的不連續(xù)等因素的變化均會導致此類反射。 如果源端與負載端具有相同的阻抗,反射就不會發(fā)生了 。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。信號具有良好的信號完整性是指當在需要的時候,具有所必需達到的電壓電平數(shù)值。傳導干擾是指通過 導電介質 把一個電網(wǎng)絡上的信號耦合(干擾)到另一個電網(wǎng)絡。以一個 H(電源和地之間的介質厚度)為單位,若內縮20H則可以將 70%的電場限制在接地層邊沿內;內縮 100H則可以將 98%的電場限制在內。另外, 接地和電源的圖形盡可能要與數(shù)據(jù)的流動方向平行,這是抑制噪聲能力增強的秘訣 ;多層印制線路板可采取其中若干層作屏蔽層,電源層、地線層均可視為屏蔽層,