【摘要】武漢工程大學(xué)郵電與信息工程學(xué)院畢業(yè)設(shè)計(jì)(論文)基于MATLAB的TCM編譯碼器的設(shè)計(jì)與實(shí)現(xiàn)DesignofTCMEncoderandDecoderBasedonMATLAB學(xué)生姓名陳浩學(xué)號(hào)6130030101
2025-05-19 15:15
【摘要】專業(yè)課程設(shè)計(jì)報(bào)告題目:波形發(fā)生器的設(shè)計(jì)南昌航空大學(xué)信息工
2024-11-08 05:27
【摘要】畢業(yè)設(shè)計(jì)(論文)專業(yè)微電子班次1206161姓名Sg指導(dǎo)老師Hm成都工業(yè)學(xué)院二零一
2024-12-06 01:18
【摘要】交通信號(hào)控制器的VHDL的設(shè)計(jì)1.設(shè)計(jì)任務(wù)模擬十字路口交通信號(hào)燈的工作過(guò)程,利用實(shí)驗(yàn)板上的兩組紅、黃、綠LED作為交通信號(hào)燈,設(shè)計(jì)一個(gè)交通信號(hào)燈控制器,示意圖如圖1-1所示。要求:(1)交通燈從綠變紅時(shí),有4秒黃燈亮的間隔時(shí)間;(2)交通燈紅變綠是直接進(jìn)行的,沒(méi)有間隔時(shí)間;(3)主干道上的綠燈時(shí)間為40秒,支干道的綠燈時(shí)間為20秒;(4)在任意時(shí)間,
2025-06-27 19:06
【摘要】摘要現(xiàn)代電子設(shè)計(jì)技術(shù)的核心是EDA(ElectronicDesignAutomation,電子設(shè)計(jì)自動(dòng)化)技術(shù)。它融合多學(xué)科于一體,打破了軟硬件間的壁壘,使計(jì)算機(jī)的軟件技術(shù)與硬件實(shí)現(xiàn)、設(shè)計(jì)效率和產(chǎn)品性能綜合在一起,它代表了電子設(shè)計(jì)技術(shù)和應(yīng)用的發(fā)展。因此,掌握EDA
2024-12-06 02:23
【摘要】基于VHDL語(yǔ)言的電子密碼鎖設(shè)計(jì)摘要本次設(shè)計(jì)基于VHDL語(yǔ)言,使用MAX+plusII并行兩位電子密碼鎖進(jìn)行設(shè)計(jì),并對(duì)設(shè)計(jì)過(guò)程進(jìn)行了詳細(xì)描述。采用VHDL語(yǔ)言進(jìn)行電子密碼鎖的設(shè)計(jì)可使設(shè)計(jì)工作簡(jiǎn)潔直觀,快速實(shí)現(xiàn)既定功能。電子密碼鎖在對(duì)財(cái)產(chǎn)安全保護(hù)等方面都有著重要作用,應(yīng)用前景非常廣泛。該電子密
2024-11-10 02:56
【摘要】基于VHDL語(yǔ)言的數(shù)字電子鐘設(shè)計(jì)摘要:本文在簡(jiǎn)要介紹了EDA技術(shù)特點(diǎn)的基礎(chǔ)上,用EDA技術(shù)作為開(kāi)發(fā)手段,運(yùn)用VHDL語(yǔ)言,采用了自頂向下的設(shè)計(jì)方法,實(shí)現(xiàn)計(jì)時(shí)24小時(shí)的電子時(shí)鐘的設(shè)計(jì),并利用QuartusII軟件集成開(kāi)發(fā)環(huán)境進(jìn)行編輯、綜合、波形仿真,并下載到CPLD器件中,經(jīng)實(shí)際電
2024-11-12 15:01
【摘要】Turbo編譯碼的Matlab實(shí)現(xiàn)題目學(xué)生姓名專業(yè)班級(jí)學(xué)號(hào)院(系)指導(dǎo)教師(職稱)完成時(shí)間
2025-06-25 07:32
【摘要】電子設(shè)計(jì)大賽課程設(shè)計(jì)報(bào)告2010-2011學(xué)年第二學(xué)期教學(xué)單位信息工程與技術(shù)系課程名稱電子綜合設(shè)計(jì)年級(jí)專業(yè)08級(jí)電子信息工程授課教師焦新濤 課題作者
2025-03-25 12:43
【摘要】xx大學(xué)畢業(yè)設(shè)計(jì)(論文)題目:基于VHDL語(yǔ)言的RISC-CPU系統(tǒng)設(shè)計(jì)學(xué)院:電氣與電子工程學(xué)院專業(yè):電子信息工程學(xué)生姓名:
【摘要】摘要EDA技術(shù)的應(yīng)用引起了電子產(chǎn)品系統(tǒng)開(kāi)發(fā)的革命性變革。利用先進(jìn)的EDA工具,基于硬件描述語(yǔ)言,可以進(jìn)行系統(tǒng)級(jí)數(shù)字邏輯電路的設(shè)計(jì)。本文簡(jiǎn)述了VHDL語(yǔ)言的功能及其特點(diǎn),并以4位串行手機(jī)鍵盤(pán)電子密碼鎖設(shè)計(jì)為例,介紹了一種在QuartusⅡ,基于VHDL硬件描述語(yǔ)言的復(fù)雜可編程邏輯器件(CPLD)的新型電子密碼鎖設(shè)計(jì)方法,闡述了其工作原理和軟硬件設(shè)計(jì)方法。該密碼鎖通過(guò)掃描電路、鍵盤(pán)譯碼
2025-06-27 19:11
【摘要】主要研究?jī)?nèi)容目標(biāo)特色用VHDL語(yǔ)言設(shè)計(jì)一種新型出租車計(jì)費(fèi)系統(tǒng)的設(shè)計(jì),能夠模擬啟動(dòng)、停止,并且能夠在控制下實(shí)現(xiàn)不同時(shí)段不同價(jià)格的計(jì)價(jià),行駛里程,等待時(shí)間,等待費(fèi)用的顯示。這種新型計(jì)價(jià)器不僅成本低、周期短、可靠性高,而且可隨時(shí)在系統(tǒng)中修改其邏輯功能。成果描述本設(shè)計(jì)系統(tǒng)已基本達(dá)到了設(shè)計(jì)要求,能實(shí)現(xiàn)啟動(dòng)/停止,并使計(jì)費(fèi)器正常運(yùn)轉(zhuǎn),但一些模塊還待改進(jìn),延遲現(xiàn)
2025-06-27 20:09
【摘要】摘要I摘要EDA技術(shù)的應(yīng)用引起了電子產(chǎn)品系統(tǒng)開(kāi)發(fā)的革命性變革。利用先進(jìn)的EDA工具,基于硬件描述語(yǔ)言,可以進(jìn)行系統(tǒng)級(jí)數(shù)字邏輯電路的設(shè)計(jì)。本文簡(jiǎn)述了VHDL語(yǔ)言的功能及其特點(diǎn),并以4位串行手機(jī)鍵盤(pán)電子密碼鎖設(shè)計(jì)為例,介紹了一種在QuartusⅡ開(kāi)發(fā)軟件下,基于VHDL硬件描述語(yǔ)言的復(fù)雜可編程邏輯器件(CPLD)的
2025-10-29 21:36
【摘要】東北大學(xué)秦皇島分校電子信息系綜合課程設(shè)計(jì)基于matlab的(7,4)漢明碼編譯仿真專業(yè)名稱通信工程班級(jí)學(xué)號(hào)4090719學(xué)生姓名何云瑞指導(dǎo)教師李雅珍設(shè)計(jì)時(shí)間~課程設(shè)計(jì)任務(wù)書(shū)專業(yè):通信工程學(xué)號(hào):409719學(xué)生姓名(簽名):設(shè)計(jì)題目:(7,4)漢明碼的編碼、
2025-06-28 01:39
【摘要】長(zhǎng)沙理工大學(xué)《計(jì)算機(jī)組成原理》課程設(shè)計(jì)報(bào)告王大為學(xué)院城南學(xué)院專業(yè)計(jì)算機(jī)科學(xué)與技術(shù)班級(jí)計(jì)算機(jī)06-02指導(dǎo)教師廖泰長(zhǎng)學(xué)生姓名王大為
2025-06-29 19:24