【正文】
1 167。 4 組合邏輯電路 組合電路概述 加法器 比較器 編碼器 2 ? 組合電路特點 組合電路 是指電路任何時刻的穩(wěn)態(tài)輸出僅僅取決于該時刻各個輸入變量的取值,而與這一時刻輸入信號作用前電路原來的狀態(tài)無關(guān)的電路。組合電路在邏輯功能上的共同特點是 不具有記憶功能 。 ?組合電路描述 組合電路概述 組 合 邏 輯電 路X1X2Xn…Y1Y2Ym…?輸入?輸出3 組合電路概述 1 1 1 22 2 1 212( , , )( , , )( , , )nnm m nY f X X XY f X X XY f X X X? ????????? 組 合 邏 輯電 路X 1X 2Xn…Y1Y2Ym…?輸入?輸出組合函數(shù) 4 組合電路概述 ? 按照輸出端個數(shù)的不同,組合電路有單輸出和多輸出。 ? 按照邏輯功能的特點不同劃分,組合電路包括編碼器、譯碼器、加法器、比較器、數(shù)據(jù)選擇器、只讀存儲器等常用的功能模塊。 ? 按照組成電路的開關(guān)元件的不同有 CMOS、 TTL等不同類型。 ? 按照組成電路的元器件集成度的不同,可以分為SSI、 MSI、 LSI、 VLSI等。 ? 組合電路分類 5 (1)半加器 兩個 1位二進制數(shù)相加,不考慮低位進位的加法稱為 半加 , 實現(xiàn)半加的電路稱為半加器(Half Adder, HA) 。 39。39。S A B AB A B? ? ? ?BAC O ?? 0 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 A B S Co H AABSC O加法器 (Adder) 6 (2)全加器 兩個 1位二進制數(shù) A、 B相加時,考慮到相鄰低位的進位 Ci的加法器稱為全加器( Full Adder, FA) 。 A BC o C iS加法器 (Adder) 7 39。 39。 39。 39。 39。 39。i i i i iS A B C A B C A B C A B C A B C? ? ? ? ? ? ?O i iC AB BC AC? ? ?加法器 (Adder) A B 1 1 1 1 Ci 0 1 00 01 11 10 S 1 1 1 1 Ci B A 0 1 00 01 11 10 CO 8 (3)加法器 實現(xiàn)多位二進制數(shù)相加的電路稱為加法器。 A BCiSCoA BSA BSA BSA 3 A 2 A 1 A 0B 3 B 2 B 1 B 0S 0S 1S 2S 3C 4CiCoCiCoCiCoC0 加法器 (Adder) 9 7 4 L S 2 8 3A 3 A 2 A 1 A 0 B 0B 1B 2B 3C 4 C 0S 3 S 2 S 1 S 0超前進位加法器,就是在作加法運算時,各位