freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

數(shù)字電路第五版康華光ch(已修改)

2025-05-29 17:32 本頁面
 

【正文】 1 數(shù)字電路的分析與設(shè)計(jì) 電路分析 :根據(jù)電路確定 電路輸出與輸入之間的邏輯關(guān)系。 設(shè)計(jì) :從給定的邏輯功能要求出發(fā),選擇適當(dāng)?shù)倪壿嬈骷? 設(shè)計(jì)出符合要求的邏輯電路 。 設(shè)計(jì)方式 :分為傳統(tǒng)的設(shè)計(jì)方式和基于 EDA軟件的設(shè)計(jì)方式。 分析工具: 邏輯代數(shù)(又稱布爾代數(shù))。 分析方法 :真值表、電路圖、卡諾圖、邏輯表達(dá)式和波形圖。 2 電路設(shè)計(jì)方法 伴隨器件變化從傳統(tǒng)走向現(xiàn)代 ⑴ 傳統(tǒng)的設(shè)計(jì)方法: ⑵ 現(xiàn)代的設(shè)計(jì)方法: 采用自下而上的設(shè)計(jì)方法;由人工組裝 ,經(jīng)反復(fù)調(diào)試 、驗(yàn)證 、 修改完成 。 所用的元器件較多 , 電路可靠性差 ,設(shè)計(jì)周期長 。 現(xiàn)代 EDA技術(shù)實(shí)現(xiàn)硬件設(shè)計(jì)軟件化。采用從上到下設(shè)計(jì)方法,電路設(shè)計(jì)、分析、仿真、修訂全通過計(jì)算機(jī)完成。 返回 3 EDA技術(shù)以計(jì)算機(jī)為基本工具、借助于軟件設(shè)計(jì)平臺(tái),自動(dòng)完成數(shù)字系統(tǒng)的仿真、邏輯綜合、布局布線等工作。最后下載到芯片,實(shí)現(xiàn)系統(tǒng)功能。使硬件設(shè)計(jì)軟件化。 : 在計(jì)算機(jī)上利用軟件平臺(tái)進(jìn)行設(shè)計(jì) 原理圖設(shè)計(jì) VerlogHDL語言設(shè)計(jì) 狀態(tài)機(jī)設(shè)計(jì) 設(shè)計(jì)方法 EDA( Electronics Design Automation)技術(shù) 4 實(shí)驗(yàn)板 下載線 返回 5 發(fā)展特點(diǎn) :以電子器件的發(fā)展為基礎(chǔ) 電子管時(shí)代 1906年,福雷斯特等發(fā)明了電子管;電子管體積大、重量重、耗電大、壽命短。目前在一些大功率發(fā)射裝置中使用 。 電壓控制器件 電真空技術(shù) 數(shù)字技術(shù)的發(fā)展 6 晶體管時(shí)代 電流控制器件:半導(dǎo)體二極管、三極管 7 半導(dǎo)體集成電路 8 數(shù)字技術(shù)的發(fā)展 80年代后: ULSI, 10億個(gè)晶體管 /片 、 ASIC 制作技術(shù)成熟。 目前:芯片內(nèi)部的布線細(xì)微到亞微米 (~?m)量級(jí)微處 理器的時(shí)鐘頻率高達(dá) 3GHz( 109Hz)。 90年代后: 97年一片集成電路上有 40億個(gè)晶體管。 60~70年代: IC技術(shù)迅速發(fā)展: SSI、 MSI、 LSI 、 VLSI。 10萬個(gè)晶體管 /片。 將來:高分子材料或生物材料制成密度更高、三維結(jié)構(gòu)的電路。 返回 9 數(shù)碼相機(jī) 智能儀器 計(jì)算機(jī) 數(shù)字技術(shù) 的應(yīng)用 返回 10 11 課程介紹 1. 課程性質(zhì) 3. 課程研究內(nèi)容 5. 教材和參考書 4. 課程特點(diǎn)與學(xué)習(xí)方法 2. 教學(xué)目標(biāo) 序言 12 數(shù)字電子技術(shù)課程是電類各專業(yè)具有入門性質(zhì)的重要的專業(yè)基礎(chǔ)課。 獲得適應(yīng)信息時(shí)代的數(shù)字電子技術(shù)方面的基本理論、基本知識(shí)和基本技能。培養(yǎng)分析和解決實(shí)際問題的能力,為以后深入學(xué)習(xí)數(shù)字電子技術(shù)及其相關(guān)學(xué)科和專業(yè)打好以下兩方面的基礎(chǔ) : ⑴ 正確分析、設(shè)計(jì)數(shù)字電路,特別是集成電路的基礎(chǔ); ⑵ 為進(jìn)一步學(xué)習(xí)、設(shè)計(jì)專用集成電路 (ASIC)打下堅(jiān)實(shí)基礎(chǔ)。 13 數(shù)字信號(hào)傳輸、變換、產(chǎn)生等。內(nèi)容涉及相關(guān)器件、功能電路及系統(tǒng)。 硬件 處理數(shù)字信號(hào)的電子電路及其邏輯功能 數(shù)字電路的分析方法 數(shù)字電路的設(shè)計(jì)方法 各種典型器件在電子系統(tǒng)中的應(yīng)用 軟件 系統(tǒng)分析、設(shè)計(jì)、仿真的軟件工具: EWB、 Multisim、 Protel、 VHDL、 Max Plus II和 Quartus II等。 3. 課程研究內(nèi)容 14 ① 發(fā)展快 ② 應(yīng)用廣 摩爾定律 :是指集成電路芯片上可容納的晶體管數(shù)目,約每隔 18個(gè)月便會(huì)增加一倍,性能也將提升一倍,而價(jià)格下降一倍。摩爾定律是 Intel公司的創(chuàng)始人之一戈登 摩爾( Gordon Mo
點(diǎn)擊復(fù)制文檔內(nèi)容
高考資料相關(guān)推薦
文庫吧 www.dybbs8.com
公安備案圖鄂ICP備17016276號(hào)-1