freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

微機(jī)微機(jī)原理與接口技術(shù)課后答案-文庫(kù)吧

2025-09-18 08:24 本頁(yè)面


【正文】 PCI 總線(xiàn)屬于現(xiàn)代 總線(xiàn)。 【 解 】 標(biāo)準(zhǔn) 總線(xiàn)傳輸方式通常有三種: 、 、 。 【 解 】 同步式 、 異步式 、 半同步式 在總線(xiàn)上完成一次數(shù)據(jù)傳輸一般要經(jīng)歷如下階段 : 、 、 、 。 【 解 】 申請(qǐng) 、 尋址 、 傳輸 、 結(jié)束 按總線(xiàn)在微機(jī)結(jié)構(gòu)中所處的位置,總線(xiàn)可分為 、 、 、 。 【 解 】 片內(nèi)總線(xiàn) 、 片總線(xiàn) 、 內(nèi)總線(xiàn) 、 外總線(xiàn) 8086 微處理器的復(fù)位和啟動(dòng)操作是在 引腳上加觸發(fā)信號(hào)執(zhí)行的。 【 解 】 RESET 最大、最小兩種工作模式下的總線(xiàn)操作可分為: 讀寫(xiě)操作和 讀寫(xiě)操作。 【 解 】 存儲(chǔ)器, I/O 8086/8088 系統(tǒng)中, 是 CPU 的基本時(shí)間計(jì)量單位,由 決定。 【 解 】 時(shí)鐘周期,主頻 CPU從存儲(chǔ)器或 I/O 端口存取一個(gè)字或字節(jié)所花的時(shí)間是一個(gè) 周期。該周期由 4 個(gè) 周期組成。 【 解 】 總線(xiàn),時(shí)鐘 8086/8088 讀 /寫(xiě)總線(xiàn)周期,微處理器是在 時(shí)刻采樣 READY 信號(hào),以決定是否插入 Tw。 【 解 】 T3 下降沿 三、 簡(jiǎn)答題: 什么是總線(xiàn)? 【 解 】 總線(xiàn)就是指能為多個(gè)功能部件服務(wù)的一組公用信息線(xiàn)。總線(xiàn)是計(jì)算機(jī)構(gòu)成計(jì)算機(jī)系統(tǒng)的骨架,是多個(gè)系統(tǒng)部件之間進(jìn)行數(shù)據(jù)傳送的公共通路。借助總線(xiàn)連接,計(jì)算機(jī)在各個(gè)系統(tǒng)部件之間實(shí)現(xiàn)傳送地址、數(shù)據(jù)和控制信息。 PCI 總線(xiàn)的優(yōu)點(diǎn)有哪些? 【 解 】 PCI 總線(xiàn)是一種先進(jìn)的局部總線(xiàn),與早期的 ISA、 EISA 總線(xiàn)相比,具有以下優(yōu)點(diǎn): 1)傳輸效率高。 32 位數(shù)據(jù)寬度時(shí),最大數(shù)據(jù)傳輸速率可達(dá)到 133MB/s; 2)獨(dú)立于處理器。 PCI 可以支持多種處理器; 3)多總線(xiàn)共存。 PCI 總線(xiàn)可以通過(guò)橋芯片和多種總共存于同一個(gè) 系統(tǒng)中; 4)支持總線(xiàn)主控方式; 5)支持突發(fā)傳輸; 6)采用同步操作; 7)支持兩種電壓下的擴(kuò)展卡; 8)具有即插即用功能。 試述在最小模式下,總線(xiàn)讀周期 T1 狀態(tài)完成的操作及各相關(guān)信號(hào)的作用。 【 解 】 T1 狀態(tài) 下,首先用 MIO/ 信號(hào)指示是存儲(chǔ)器讀還是 I/O 讀, MIO/ 信號(hào)在 T1 狀態(tài) 開(kāi)始有效,一直保持到 T4。如果是存儲(chǔ)器讀, MIO/ 為低電平;如果是 I/O 端口讀,則 MIO/ 為高電平。 此外, CPU 要指出所讀的存儲(chǔ)單元地址或 I/O 端口地址。 8088 的 20 位地址信號(hào) A19~A0 通過(guò)地址 /數(shù)據(jù)復(fù)用引線(xiàn)給出,高 12 位 A19~A8 能過(guò) A19/S6~ A16/S3 和 A15~A8 給出,低 8 位 A7~A0 通過(guò)AD7~AD0 給出。 地址信號(hào)由 ALE 在 T1 狀態(tài) 鎖存到接口芯片中。當(dāng)系統(tǒng)中有數(shù)據(jù)接收器時(shí),使用 RDT/ 和 DEN 作為控制信號(hào),控制數(shù)據(jù)的傳送方向數(shù)據(jù)選通。在 T1 狀態(tài) 時(shí) RDT/ =0 表示接收,即讀周期。 什么是總線(xiàn)請(qǐng)求? 8086 在最小工作模式下,有關(guān)總線(xiàn)請(qǐng)求的信號(hào)引腳是什么? 【 解 】 為獲得總線(xiàn)控制權(quán),外設(shè)或存儲(chǔ)器需向 CPU 申請(qǐng)總線(xiàn)使用權(quán)。向 CPU 申請(qǐng)使用總線(xiàn)操作即為總線(xiàn)請(qǐng)求。 在最小模式下,外部總線(xiàn)主模塊通過(guò) HOLD 引腳向 CPU 發(fā)總線(xiàn)保持請(qǐng)求信號(hào), CPU 通過(guò) HLDA 引腳發(fā)回答信號(hào)。 簡(jiǎn)述在最小工作模式下, 8086 如何響應(yīng)一個(gè)總線(xiàn)請(qǐng)求? 【 解 】 在最小模式下,外部總線(xiàn)主模塊通過(guò) HOLD 引腳向 CPU 發(fā)總線(xiàn)保持請(qǐng)求信號(hào), CPU 通過(guò) HLDA引腳發(fā)回答信號(hào)。 在每個(gè)時(shí)鐘脈沖 的上升沿處, CPU 對(duì) HOLD 信號(hào)進(jìn)行檢測(cè),若檢測(cè)到高電平,且允許讓出總線(xiàn)時(shí),則在總線(xiàn)周期的 T4狀態(tài)或空閑周期 T1之后的下一下時(shí)鐘周期, CPU 發(fā)出 HLDA 信號(hào),并釋放總線(xiàn)控制權(quán),直到 HOLD 無(wú)效為止。 CPU 一旦讓出總線(xiàn)控制權(quán),便使地址 /數(shù)據(jù)引腳、地址 /狀態(tài)引腳及大部分控制引腳處于浮空狀態(tài),與總線(xiàn)脫離。 8086/8088 為什么采用地址 /數(shù)據(jù)引線(xiàn)復(fù)用技術(shù)? 【 解 】 為了解決功能強(qiáng)與引腳矛盾, 8086/8088 內(nèi)部采用地址 /數(shù)據(jù)引線(xiàn)分時(shí)復(fù)用技術(shù)。無(wú)論是內(nèi)存或 I/O 端口訪(fǎng)問(wèn), CPU 總是先輸出要訪(fǎng)問(wèn)的內(nèi)存單元 或 I/O 端口的地址,使內(nèi)存和 I/O 端口有時(shí)間進(jìn)行地址譯碼以找到要訪(fǎng)問(wèn)的單元,然后才能進(jìn)行數(shù)據(jù)傳送。所以, CPU 在 T1周期輸出地址,同時(shí)輸出 ALE 信號(hào)以鎖存在復(fù)用線(xiàn)上輸出的地址。在 T2周期, CPU 開(kāi)始執(zhí)行數(shù)據(jù)傳送操作,此時(shí), 8086 CPU 內(nèi)部的多路開(kāi)關(guān)進(jìn)行切換,將地址 /數(shù)據(jù)線(xiàn) AD15~AD0 上的地址撤銷(xiāo),切換為數(shù)據(jù)總線(xiàn),為讀寫(xiě)數(shù)據(jù)準(zhǔn)備。 結(jié)合 8088 最小模式下總線(xiàn)操作時(shí)序圖,說(shuō)明 ALE、 MIO/ 、 RDT/ 、 RD 、 READY 信號(hào)的功能。 【 解 】 下圖所示為 8088 最小模式下的總線(xiàn)操作時(shí)序圖。其中 ALE 為地址鎖存信號(hào),在 T1 階段有效,用來(lái)將地址線(xiàn)上的地址信號(hào)鎖存起來(lái)。 用 MIO/ 信號(hào)指示是存儲(chǔ)器讀還是 I/O 端口讀,所以 MIO/ 信號(hào)在 T1狀態(tài)有效,并一直保持到 T4,即整個(gè)總線(xiàn)周期結(jié)束。如果是存儲(chǔ)器讀,則 MIO/ 為低電平;如果是 I/O 端口讀,則 MIO/ 為高電平。 當(dāng)系統(tǒng)中有數(shù)據(jù)接收器時(shí),使用 RDT/ 作為控制信號(hào),控制數(shù)據(jù)的傳送方向,在 T1 狀態(tài) 時(shí) RDT/ =0 表示接收,即讀周期。 RD 在 T2 開(kāi)始有效, RD 有效表示要進(jìn)行讀操作。進(jìn)行讀操作時(shí), CPU 會(huì)在 T3 狀態(tài)檢測(cè)外設(shè)是否準(zhǔn)備好的 READY 信號(hào), 低電平(無(wú)效),則在 T3和 T4之間插入等待周期 TW。以后在每個(gè) TW前沿再 采樣 READY 線(xiàn),若為低電平,則繼續(xù)插入 TW,直到為高電平,則停止插入 TW進(jìn)入 T4。 某 8086 CPU 的時(shí)鐘頻率為 24MHz,問(wèn) 它 的一個(gè)時(shí)鐘周期是多少?一個(gè)基本總線(xiàn)周期是多少? 【 解 】 若 CPU 的時(shí)鐘頻率為 24MHz,一個(gè)時(shí)鐘周期為 1/24MHz=,一個(gè)基本總線(xiàn)周期為 4 =。 怎樣確定 8086 的最大或最小工作模式?最大、最小模式產(chǎn)生控制信號(hào)的方法有何不同? 【 解 】 8086 主要通 過(guò) MXMN/ 信號(hào)來(lái)確定最大或最小模式 , MXMN/ =1 表示工作在最小模式下,MXMN/ =0 表示工作在最大模式下。 在最小模式下,外部總線(xiàn)主模塊通過(guò) HOLD 引腳向 CPU 發(fā)總線(xiàn)保持請(qǐng)求信號(hào), CPU 通過(guò) HLDA 引腳發(fā)回答信號(hào)。 在最大模式下,總線(xiàn)控制是通過(guò)兩個(gè)總線(xiàn)請(qǐng)求 /總線(xiàn)允許信號(hào) 0/GTRQ 和 1/GTRQ 來(lái)完成的。 8086 基本總線(xiàn)周期是如何組成的?各狀態(tài)中完成什么基本操作? 【 解 】 8086 的一個(gè)基本 總線(xiàn)周期由 4 個(gè)時(shí)鐘周期完成。即一般一個(gè)典型總線(xiàn)周期由 4個(gè) T 狀態(tài)組成,分別以 T T T T4表示。 T1 狀態(tài):總線(xiàn)周期開(kāi)始,地址 /數(shù)據(jù)總線(xiàn)上輸出要訪(fǎng)問(wèn)存儲(chǔ)單元或 I/O 端口的地址信號(hào)。 T2 狀態(tài): CPU 從地址 /數(shù)據(jù)總線(xiàn)上撤消地址信號(hào),使地址高 4 位輸出狀態(tài)信息,低 16 位變成高阻態(tài)。以便下面 CPU 使用該地址 /數(shù)據(jù)線(xiàn)進(jìn)行數(shù)據(jù)的傳送。 T T4 狀態(tài):數(shù)據(jù)在 CPU 與存儲(chǔ)器或 I/O 端口之間進(jìn)行傳送。這時(shí)低 16 位地址 /數(shù)據(jù)復(fù)用總線(xiàn)作為數(shù)據(jù)線(xiàn)使用。 T4 狀態(tài)還標(biāo)志著總線(xiàn)周期結(jié)束。 當(dāng)存儲(chǔ)器或外設(shè)速度慢時(shí),可通過(guò) READY 線(xiàn),在 T3和 T4之間插入一個(gè)或多個(gè)等待周期 TW來(lái)延長(zhǎng)總線(xiàn)周期時(shí)間,以便與慢速設(shè)備同步操作。 C L KT1 T2 T3 TW T4一 個(gè) 總 線(xiàn) 周 期I O / MA1 9/ S 6 ~ A1 6/ S 3A D7~ A D0A L ER DD T / RD E NR E A D Y低 電 平 讀 存 儲(chǔ) 器 , 高 電 平 讀 I / O 口地 址 輸 出地 址 輸 出狀 態(tài) 輸 出數(shù) 據(jù) 輸 入8 0 8 8 最 小 模 式 下 讀 周 期 時(shí) 序第 4 章 8086/8088 的指令系統(tǒng) 一、 選擇題: 執(zhí)行下面指令序列后,結(jié)果是 ( )。 MOV AL, 82H CBW =0FF82H =8082H =0082H =0F82H 【 解 】 A 與 MOV BX, OFFSET VAR 指令完全等效的指令是 ( )。 BX,VAR BX,VAR BX,VAR BX,VAR 【 解 】 D 編寫(xiě)分支程序,在進(jìn)行條件判斷前,可用指令構(gòu)成條件,其中不能形成條件的指令有 ( )。 【 解 】 D 下面指令執(zhí)行后,改變 AL 寄存器內(nèi)容的指令是 ( )。 AL, 02H AL, AL AL, BL AL, BL 【 解 】 D 設(shè) DH=10H,執(zhí)行 NEG DH 指令后,正確的結(jié)果是 ( )。 =10H CF=1 =0F0H CF=0 =10H CF=0 =0F0H CF=1 【 解 】 D 下列指令中,執(zhí)行速度最快的是( ) 。 AX, 100 B. MOV AX, [BX] C. MOV AX, BX AX, [BX+BP] 【 解 】 C 下面這些指令中正確的是( )。 CS, AX B. MOV [BX], [1000] C. PUSH CS D. POP CS 【 解 】 C 若寄存器 AX、 BX、 CX、 DX 的內(nèi)容分別為 18, 19, 20, 21,依次執(zhí)行 PUSH AX, PUSH BX,POP CX, POP DX 指令后,寄存器 CX 的內(nèi)容為( )。 【 解 】 B 若寄存器 AX、 BX、 CX、 DX 的內(nèi)容分別為 14, 15, 16, 17,依次執(zhí)行 PUSH AX, PUSH BX,POP CX, POP DX 指令后,寄存器 DX 的內(nèi)容為( )。 【 解 】 A 設(shè)進(jìn)位標(biāo)志位 CF=1, AL=86H,在執(zhí)行 ADC AL, 0C7H 后, 6 個(gè)狀態(tài)標(biāo)志位 AF、 CF、 OF、 PF、SF 以及 ZF 的狀態(tài)分別為( )。 【 解 】 C 1 8086 堆棧指令的操作數(shù)字長(zhǎng)可以是( )位。 【 解 】 A 1 已知 AX=0FE66H, CF=1。執(zhí)行下述指令序列后, AX 和 CF 的內(nèi)容分別為( )。 MOV DX, 86H XOR DH, 0FEH SBB AX, DX ,0 ,1 ,0 ,1 【 解 】 FFE0H, 1 1 設(shè) SP=1200H,執(zhí)行完 CALL DWORD PTR[SI]指令后, SP=( )。 【 解 】 D 1 能夠在寄存器間接尋址方式中 用來(lái)表示操作數(shù)偏移地址的寄存器可以是( )。 A. AX, BX, CX, DX B. BX, CX, DX, SI C. BX, SP, SI, DI D. BX, SI, DI, BP 【 解 】 D 1 下列轉(zhuǎn)移指令中,轉(zhuǎn)移地址采用段間直接尋址的是( )。 A. JMP NEXT1 B. JMP FAR PTR NEXT2 C. JMP CX D. JMP DWORD PTR[DI] 【 解 】 B 1 若一個(gè)堆棧從 20200H 開(kāi)始,其長(zhǎng)度為 0200H,則執(zhí)行指令 PUSH AX, PUSH BX,
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1