freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

eda技術(shù)實(shí)驗(yàn)講義精-展示頁(yè)

2024-11-20 07:55本頁(yè)面
  

【正文】 .............................................................................60 (DDS)設(shè)計(jì)實(shí)驗(yàn) (電子設(shè)計(jì)競(jìng)賽賽題 )…………………………………………………………… … ....61 326. 嵌入式鎖相環(huán) PLL應(yīng)用實(shí)驗(yàn) ...............................................................................64 327. 使用嵌入式鎖相環(huán)的 DDS設(shè)計(jì)實(shí)驗(yàn)( 200MHz超高速 DAC的 PLL測(cè)試 ) … .… ……………………………………… … 64 328. 等精度數(shù)字頻率 /相位測(cè)試儀設(shè)計(jì)實(shí)驗(yàn) (電子設(shè)計(jì)競(jìng)賽賽題 )LED………………………………………………………… … ..65 329. 等精度數(shù)字頻率 /相位測(cè)試儀設(shè)計(jì)實(shí)驗(yàn) (電子設(shè)計(jì)競(jìng)賽賽題 )LCD………………………………………………………… ...68 330. FPGA與單片機(jī)聯(lián)合開發(fā)之 isp單片機(jī)編程方法 ………………………………………………………………………… … ....68 331. 測(cè)相儀設(shè)計(jì) (電子設(shè)計(jì)競(jìng)賽賽題 ) ...........................................................................68 332. 10路邏輯分析儀設(shè)計(jì) (電子設(shè)計(jì)競(jìng)賽賽題 )…………………………………………………………………………… ................69 333. 系統(tǒng)經(jīng)典示例演示及說明 ??????????????????????????????????????? .69 示例 1:基于 SOC的 16位狀態(tài)機(jī)控制方式 CPU設(shè)計(jì)實(shí)驗(yàn) 示例 2: PS2鍵盤控制電子琴設(shè)計(jì)實(shí)驗(yàn)演示 示例 3:基于 SOC的 16位流水線結(jié)構(gòu) CPU設(shè)計(jì)實(shí)驗(yàn) (PK3完成 ) 示例 4: 8088/8086CPU核應(yīng)用系統(tǒng)設(shè)計(jì)實(shí)驗(yàn) 示例 5: VGA 顯示 PS2鼠標(biāo)控制的游戲電路設(shè)計(jì)實(shí)驗(yàn) 示例 6:電子琴及 RS232通信硬件設(shè)計(jì)實(shí)驗(yàn) 示例 7: VGA 顯示控制電路設(shè)計(jì)實(shí)驗(yàn)演示 示例 8:五首樂曲演奏示例 示例 9: DAC0832控制示例 示例 10: DDS 信號(hào)發(fā)生器設(shè)計(jì)實(shí)驗(yàn) 示例 11: ADC 采樣控制狀態(tài)機(jī)設(shè)計(jì)及電機(jī)控制設(shè)計(jì)實(shí)驗(yàn) 示例 12:普通頻率計(jì)設(shè)計(jì)實(shí)驗(yàn) 示例 13: AD0809信號(hào)采集與頻譜分析電路設(shè)計(jì) 示例 14: VGA 顯示控制游戲 示例 15: MIPS 32位 模型計(jì)算機(jī) 示例 16:彩色 LCD顯示控制電路設(shè)計(jì) ( PK4完成) 示例 17:彩色 LCD點(diǎn)燈游戲 ( PK4完成) 示例 18:超級(jí)瑪麗 LCD游戲 ( PK42C35完成) 示例 19: SD_LCD顯示演奏電路設(shè)計(jì) ( PK4完成) 示例 20: MIPS 32位 模型計(jì)算機(jī) 示例 21: VGA 顯示控制清華設(shè)計(jì) 5則 示例 22:基于 8088與 232_GPS通信示例 (PK4+2C35完成 ) 第四章 8051/89C51 CPU 核及片上系統(tǒng)設(shè)計(jì)實(shí)驗(yàn) IP軟核應(yīng)用系統(tǒng)構(gòu)建 ..........................................................................71 ,等精度頻率計(jì)與液晶顯示實(shí)驗(yàn) ……………………………………………………………………… 75 43 8051/89C51單片機(jī)核,等精度頻率計(jì)與數(shù)碼管顯示實(shí)驗(yàn) ………………………………………………………………… ...75 第五章 液晶接口實(shí)驗(yàn) .........................................................................76 52. HS1624液晶顯示模塊與單片機(jī)的接口 ..................................................................... .82 53 .G240128A液晶顯示模塊的接口 .............................................................................84 54 7寸彩色液晶顯示模塊的接口 …………………………………………………………………………………………………… 84 EDA 實(shí)驗(yàn) 講義 康芯科技 5 第一章 GW48 EDA/SOPC實(shí)驗(yàn) 系統(tǒng)概要說明 本章介紹杭州康芯電子有限公司研發(fā)并生產(chǎn)的 GW48系列的 EDA/SOPC 實(shí)驗(yàn)系統(tǒng),它是由主系統(tǒng)和適配板兩大部分組成,下面來一一介紹 第一節(jié) GW48 EDA/SOPC系列主系統(tǒng)的原理和使用方法 以下是對(duì) GW48 系統(tǒng)主板 標(biāo)識(shí)進(jìn)行 注釋 ,用戶根據(jù)相應(yīng)的型號(hào),對(duì)照了解使用說明。 如您想對(duì) QuartusII軟件及康芯 GW48系列 EDA設(shè)備快速的了解,可以打開“軟硬件操作流程 _實(shí)驗(yàn) 1計(jì)數(shù)器”文件夾,里面詳盡地介紹了從軟件建工程 — 仿真-鎖定引腳 硬件下載測(cè)試等一系列操作方法。 使用說明請(qǐng)參考“ DDS全數(shù)字函數(shù)發(fā)生器使用說明。 ? 在“ A_FILE”文件夾里,包括所有設(shè)備上液晶的使用手冊(cè)和技術(shù)參數(shù);如您的設(shè)備配有“ DDS函數(shù)發(fā)生器”模塊,此模塊具體使用說明在此文件夾里, “ ”是任意波生成器軟件,在使用“ DDS函數(shù)發(fā)生器”可使用到此軟件 ? 本公司 每套設(shè)備都配有經(jīng)典演示示例,具體演示文件及說明在“系統(tǒng)經(jīng)典示例及說明”文件夾里。 1 EDA技術(shù)實(shí)驗(yàn)講義 第 三 版 杭州康芯電子有限公司 EDA 實(shí)驗(yàn) 講義 康芯科技 2 配套資料使用說明 一、 設(shè)備配件 電源線一根 并口下載線一 個(gè) 十芯 JTAG口線一根 十四芯線一根 USB下載線一根 USB下載器一個(gè) RS232串口線一根 單口紅色小線若干根 配套講義一本 二、 配套資料使用使用說明 為了使您更好更快地了解和使用本公司產(chǎn)品,本公司特錄制了音像資料,在這里做相關(guān)說明: 本公司 EDA/SOPC產(chǎn)品的主系統(tǒng)主要 GW48- PK2S/PK3/PK4,適配板 GWAC6/AC12/GW2C35/GW3C40等 ,如您定購(gòu)的設(shè)備主系統(tǒng)型號(hào)是 GW48PK3,適配板地的型號(hào)是 GWAC6,那么給您提供的光盤里文件夾:GW48PK3+1C6_12。 在每個(gè)主文件夾有如下文件: ? 在您對(duì)本公司產(chǎn)品還不了解,可以打開 PPT 文件 “系統(tǒng)特色及功能說明” ,包含部分系統(tǒng)及適配板原理圖 ; ? “ EDA_ BOOK3_FOR_1C6(或 2C5/3C40)”文件夾是科學(xué)出版社出版的《 EDA實(shí)用教程》配套例程,每個(gè)配套例程都有 音視或 PPT說明; ? 如您設(shè)備計(jì)算機(jī)組成原理,那么 ”CT_BOOK1_FOR_1C6_12(或 2C35/3C40)”就是《現(xiàn)代計(jì)算機(jī)組成原理》教材的配套例程; ? “原理圖”文件夾里的文件主要是是設(shè)備主系統(tǒng)及適配板的原理圖,包括 1C6/2C35/ADDA/SRAM/FLASH等。 改進(jìn)后的設(shè)備 PK2S/PK4可增配全數(shù)字 DDS函數(shù)發(fā)生器模塊,這給需要此功能的用戶 在教學(xué)上 帶來了 很大的方便。 PPT”。 為了使您對(duì) VHDL語(yǔ)法講解方便,本公司專門錄制了 VHDL培訓(xùn)音視資料,具體在文件夾 ”康芯 EDA_VHDL 培訓(xùn)音視資料”文件夾里。 說明:由于本公司主系統(tǒng)可對(duì)世界 FPGA/CPLD不同廠商和不同芯片型號(hào)的器件進(jìn)行編程下載實(shí)驗(yàn),每個(gè)引腳本公司已經(jīng)標(biāo)準(zhǔn)化,標(biāo)準(zhǔn)化定義為 PIO1至 PIO49,PIO60至 PIO79,CLOCK0/2/5/ SPEAKER,凡涉及到以上的IO 口腳,可到第 四 節(jié)查表!系統(tǒng)及 適配板 相關(guān) 原理圖 在提供的光盤 PPT 文件“ 實(shí)驗(yàn)系統(tǒng) 特色與功能 說明 .PPT ”里 或“原理圖文件夾查詢 。該系統(tǒng)的實(shí)驗(yàn)電路結(jié)構(gòu)是可控的。因而,從物理結(jié)構(gòu)上看,實(shí)驗(yàn)板的電路結(jié)構(gòu)是固定的,但其內(nèi)部的信息流在主 控器的控制下,電路結(jié)構(gòu)將發(fā)生變化重配置。關(guān)于電路模式選擇用法詳見第二節(jié); 模式切換 使用舉例: 若模式鍵選中了“實(shí)驗(yàn)電路結(jié)構(gòu)圖 ”,這時(shí)的 GW48系統(tǒng)板所具有的接口方式變?yōu)椋篎PGA/CPLD端口 PI/O31~28(即 PI/O3 PI/O PI/O2 PI/O28)、 PI/O27~2 PI/O23~20和 PI/O19~16 ,共 4 組 4位二進(jìn)制 I/O端口分別通過一個(gè)全譯碼型 7段譯碼器輸向系統(tǒng)板的 7段數(shù)碼管。還可分別通過鍵 8和鍵 7,發(fā)出高低電平輸出信號(hào)進(jìn)入端口 I/049和 48 ;鍵控輸出的高低電平由鍵前方的發(fā)光二極管 D16和 D15顯示,高電平輸出為亮。每按一次鍵將遞增 1,其序列為 1, 2, … 9, A, … F。具體對(duì)應(yīng)情況需要參考第 四 節(jié)的引腳對(duì)照表。注意此復(fù)位鍵僅對(duì)實(shí)驗(yàn)系統(tǒng)的監(jiān)控模塊復(fù)位,而對(duì)目標(biāo)器件FPGA沒有影響, FPGA本身沒有復(fù)位的概念,上電后即工作,在沒有配置前, FPGA的 I/O口是隨機(jī)的,故可以從數(shù)碼管上看到隨機(jī)閃動(dòng),配置后的 I/O 口才會(huì)有確定的輸出電平。 發(fā)光管 D1~D16 :受“多任務(wù)重配置”電路控制,它們的連線形式也需參照第二節(jié)的電路圖。跳“ CLOSE”端, 8數(shù)碼管為動(dòng)態(tài)掃描模式,具體引腳請(qǐng)參考第二節(jié)圖 14。 十芯口 , FPGA IO口輸出端 ,可用康芯提供的十芯線或單線外引, IO引腳名在其 邊上標(biāo)出, GW48PK2/4 和EDA 實(shí)驗(yàn) 講義 康芯科技 7 GW48PK3標(biāo)引的 IO口不同一一對(duì)應(yīng)再根據(jù)芯片型號(hào)查找表。 十四芯口 ,和 “ 7“ 相同。注意 2,這些開關(guān)在閑置時(shí)必須打到上面,高電平上“ H”。對(duì)于“ CLOCK0”,同時(shí)只能插一個(gè)短路帽,以便選擇輸向“ CLOCK0”的一種頻率:信號(hào)頻率范圍: –20MHz。右側(cè)座分三個(gè)頻率源組,它們分別對(duì)應(yīng)三組時(shí)鐘輸入端 :CLOCK CLOCK CLOCK9。需要特別注意的是,每一組頻率源及其對(duì)應(yīng)時(shí)鐘輸入端,分別只能插一個(gè)短路帽。 1 AD0809模擬信號(hào)輸入端電位器 ,轉(zhuǎn)動(dòng)電位器,通過它可以產(chǎn)生 0V~+5V 幅度可調(diào)的電壓,輸入通道 AD0809 IN0 ??捎脝尉€連接,若與 D/A電路相結(jié)合,可以將目標(biāo)器件設(shè)計(jì)成逐次比較型 A/D變換器的控制器。 1 DA0832的數(shù)字信號(hào)輸入口 , 8位控制口在邊上已標(biāo)出,可用十芯線和 “ 7” 相連,進(jìn)行 FPGA產(chǎn)生數(shù)字信號(hào)對(duì)其控制實(shí)驗(yàn)。 1 10K的電位器 ,可對(duì) DA0832所產(chǎn)生的模擬信號(hào)進(jìn)行幅度調(diào)諧。 1 CPLD EPM3032編程端口 ,可用隨機(jī)提供的 ByteBlasterMV編程器進(jìn)行對(duì)其編程。 CPLD EPM3032的 IO口 ,可外引,引腳在邊上已標(biāo)出,一一對(duì)應(yīng)就是。 2 數(shù)字溫度測(cè)控腳 ,可用單線連接。 PK3: R: PIO3 G:PIO2 B:PIO2 HS:PIO2 VS:PIO27。 具體可查詢第五章。 不做此實(shí)驗(yàn)時(shí),必須把撥碼開關(guān)撥到上方 2 DDS模塊上 FPGA EP1C3的 IO口 ,此口可與 DA0832數(shù)據(jù)口 “ 14“ 相連,可提供 DDS的模擬參考信號(hào) B通道波形輸出。 2 FPGA與 PC機(jī)并口通信口 , FPGA引腳在兩側(cè)已標(biāo)出。 2 E平方串行存儲(chǔ)器的控制端口 。 I2C總線控制端口 ,可用單線連接。 3配右邊 DDS模塊同 “ 28“ 。 3配右邊 DDS模塊同 “ 31“ 。 3 四項(xiàng)八拍步進(jìn)電機(jī) ,控制腳在 “ 39“ 。 PS2鍵盤接口 ,控制腳在其下方已經(jīng)標(biāo)出。 4 FPGA IO口 ,可外接。 4 本公司提供的 IP8051核的復(fù)位鍵, 4 字符液晶 2020/1602和 4X4矩陣鍵盤控制端口,可與 DDS模塊十四芯口相連,或用于適配板上提供 十四芯口相連,完成 IP8051/8088核實(shí)驗(yàn) 或與 DDS模塊相連,構(gòu)成 DDS功能模塊 ??捎玫哪繕?biāo)芯片包括目前世界上最 大的六家 FPGA/CPLD廠商幾乎所有 CPLD、 FPGA和所有 ispPAC等模擬 EDA器件。 4 4X4矩陣鍵盤 ,控制端口 在 ”45”中已經(jīng)標(biāo)出,相關(guān)原理圖請(qǐng)查看光盤系統(tǒng)說明 . 4 彩色液晶控制用法 ,一般默認(rèn)廠家提供的跳線模式。彩色液晶顯示屏上有 5 個(gè)跳線選擇: 控制模式 MODE 跳線選擇:選擇“ H”,即選擇普通 LCD掃描控制方法,“ L”選擇 VGA方式掃描。 VS/DE 跳線選擇:選擇“ VS”即選擇 VGA方式掃
點(diǎn)擊復(fù)制文檔內(nèi)容
試題試卷相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1