【摘要】 江西理工大學應用科學學院畢業(yè)設計多功能8位十進制頻率計數(shù)器的設計設計題目:多功能8位十進制計數(shù)器的設計學生學號:08060311205學生姓名:孔文堯專業(yè)班級:電信112指導教師:
2024-08-10 18:51
【摘要】江西理工大學應用科學學院畢業(yè)設計1I多功能8位十進制頻率計數(shù)器的設計設計題目:多功能8位十進制計數(shù)器的設計學生學號:08060311205學生姓名:孔文堯專業(yè)班級:
2024-09-04 14:20
【摘要】EDA課程設計項目名稱基于FPGA的計數(shù)器的設計專業(yè)班級通信102班學生姓名青瓜指導教師
2024-09-06 13:43
2024-09-05 19:21
【摘要】常州大學硬件實習報告序號:學號:10446234實習報告實習課程名稱:
2025-07-01 16:51
【摘要】本科畢業(yè)論文(設計)題目:基于FPGA的多功能計數(shù)器的設計學院:自動化工程學院專業(yè):電子信息科學與技術姓名:
2025-06-28 01:06
【摘要】鄭州輕工業(yè)學院電子技術課程設計題目_基于FPGA的計數(shù)器設計____________________________學生姓名_XXX________________
2024-09-03 15:27
【摘要】目錄1課程設計的目的與作用...................................................................................................................1....................................................
2025-02-12 05:58
【摘要】鄭州輕工業(yè)學院電子技術課程設計題目_基于FPGA的計數(shù)器設計____________________________學生姓名_XXX_________________專業(yè)班級
2024-09-06 10:21
【摘要】實驗五N進制計數(shù)器的設計一、實驗目的:?掌握中規(guī)模集成計數(shù)器的功能和使用方法。?學習用預置數(shù)法構成N進制計數(shù)器的方法。?學習BCD譯碼器和共陰極七段顯示器的使用方法。?學習中規(guī)模集成數(shù)字電路的組裝、測試方法。二、實驗元器件:集成計數(shù)器74LS1611片集成譯碼器CC45111片
2025-01-18 20:03
【摘要】西安郵電學院FPGA課程設計報告題目:基于RAM的十口8位計數(shù)器院系:通信與信息工程學院專業(yè)班級:電科0902班學生姓名:趙荷
2025-01-22 05:01
【摘要】西安郵電學院FPGA課程設計報告題目:基于RAM的十口8位計數(shù)器院系:通信與信息工程學院專業(yè)班級:電科0902班
2025-06-14 15:47
【摘要】實訓報告課程名稱:EDA設計學生姓名:學號:
2025-06-14 14:24
【摘要】實訓報告課程名稱:EDA設計學生姓名:學號:專業(yè)班級:計算機軟件
2025-01-22 04:53
【摘要】基于FPGA的計數(shù)器的程序設計方案FPGA簡介FPGA(Field-ProgrmableGateArray),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。自1985年Xilinx公司
2025-05-12 00:19