freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于vhdl交通燈系統(tǒng)的設(shè)計_畢業(yè)論文-wenkub.com

2024-08-21 14:08 本頁面
   

【正文】 還有謝謝我周圍的同窗朋友,他們在我設(shè)計中給了我許多寶貴的意見和建議。 在畢業(yè)論文設(shè)計過程中,我遇到了許多的 問題 。 圖 45: CPLD 控制模塊 電源模塊 電源模塊主要是把由交流變壓器輸出的 12V 交流電變成 5V 的直流電,原理見圖 42。 圖 41:交通燈系統(tǒng) 基本原理圖 模塊 及功能 介紹 時鐘模塊 時鐘模塊主要提供給 CPLD12MHZ 的時鐘信息, 74LS00 的邏輯功能為兩輸入端四與非門,如下圖 43。 基于以上特點我們選取 CPLD 即 EM7128SLC84 作控制芯片。 FPGA 大部分是基于 SRAM 編程 ,編程信息在系統(tǒng)斷 電時丟失 ,每次上電時 ,需從器件外部將編程數(shù)據(jù)重新寫入 SRAM 中。 ⑥ CPLD 的速度比 FPGA 快 ,并且具有較大的時間可預(yù)測性。 ④ FPGA 的集成度比 CPLD 高 ,具有更復(fù)雜的布線結(jié)構(gòu)和邏輯實現(xiàn)。 ② CPLD 的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的 ,而FPGA 的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。通常的分類方法是: 將以乘積項結(jié)構(gòu)方式構(gòu)成邏輯行為的器件稱為 CPLD,如 Lattice 的 ispLSI系列、 Xilinx 的 XC9500 系列、 Altera 的 MAX7000S 系列和 Lattice(原 Vantis)的Mach 系列等。如果要對芯片進行其它設(shè)計,比如進行交通燈設(shè)計,要重新畫原理圖、或?qū)懹布枋稣Z言,重復(fù)以上工作過程,完成設(shè)計。CPLD 的工作大部分是在電腦上完成的。 CPLD 器件已成為電子產(chǎn)品不可缺少的組成部分,它的設(shè)計和應(yīng)用成為電子工程師必備的一種技能。為彌補 PLD 只能設(shè)計小規(guī)模電路這一缺陷, 20 世紀(jì) 80 年代中期,推出了復(fù)雜 可編程邏輯器件 CPLD。其中 MC 結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的 I/O 單元互連結(jié)構(gòu),可由用戶根據(jù)需要生成特定的電路結(jié)構(gòu),完成一定的功能。 END a; 無錫科技職業(yè)學(xué)院畢業(yè)設(shè)計(論文) 基于 VHDL 交通燈系統(tǒng)的設(shè)計 15 第三章 CPLD 的介紹 簡介 CPLD(Complex Programmable Logic Device)復(fù)雜 可編程邏輯器件 ,是從 PAL和 GAL 器件發(fā)展出來的器件,相對而言規(guī)模大,結(jié)構(gòu)復(fù)雜,屬于 大規(guī)模集成電路 范圍?!? WHEN 9=S=”1111011”?!? WHEN 5=S=”1011011”?!?a~g 分別為 111110,顯示為 0; WHEN 1=S=”0000110”。 ENTITY sevenv IS PORT(d:IN INTEGER RANGE 0 TO 15。 END PROCESS。 clk_temp=NOT clk_temp。 END clk_div。 end process。 end case。039。 end if。039。139。039。 stateew:=green。 else thew:=0000。 else if not(thew=0000 and tlew=0001) then if tlew=0000 then tlew:=1001。 ewr=39。 then thew:=0100。 end if。 tlew:=0000。 thew:=thew1。139。 tlew:=1001。139。 variable thew,tlew:std_logic_vector(3 downto 0)。 end jtd。 use 。 項目編程 將設(shè)計下載 /配置到 EPM7128 可編程器件中去。在編譯過程中其生成一系列標(biāo)準(zhǔn)文件可進行時序模擬,適配等。 MAX+PLUS II 的設(shè)計過程可用圖 21 流程圖表示。 硬件描述語言( HDL) 無錫科技職業(yè)學(xué)院畢業(yè)設(shè)計(論文) 基于 VHDL 交通燈系統(tǒng)的設(shè)計 7 Max+plusⅡ 軟件 支持各種 HDL 設(shè)計輸入選項,包括 VHDL、 Verilog HDL 和Altera 自己的硬件描述語言 AHDL。 與結(jié)構(gòu)無關(guān) Max+plusⅡ 系統(tǒng)的核心 Complier 支持 Altera 公司的 FLEX10K、 FLEX8000、FLEX6000、 MAX9000、 MAX7000、 MAX5000和 Classic 可編程邏輯器件 ,提供了世界上唯一真正與結(jié)構(gòu)無關(guān)的可編程 邏輯設(shè)計 環(huán)境。 Max+plusⅡ 界面友好,使用便捷,被譽為業(yè)界最易用易學(xué)的 EDA 軟件 。 VHDL 中的數(shù)據(jù)類型可以分為在現(xiàn)成程序包中可以隨時獲得的標(biāo)準(zhǔn)數(shù)據(jù)類型和用戶自定義數(shù)據(jù)類型兩個類別。 而類型則用來指明該對象具有哪種數(shù)據(jù)類型。 VHDL 系統(tǒng)語言 基本邏輯指令 在 VHDL 語言中 , 通常把用 來保存數(shù)據(jù)的一些單元稱為對象。庫存放已經(jīng)編譯的實體、結(jié)構(gòu)體、配置和程序包集合。 綜合算法不同,對于同樣的硬件描述,可能會得到不同的綜合結(jié)果。 ( 5) 對于用 VHDL 完成的一個確定的設(shè)計,可以利用 EDA 工具進行邏輯綜合和優(yōu)化,并自動地把 VHDL 描述設(shè)計轉(zhuǎn)變成門級網(wǎng)表。 VHDL 的寬范圍描述能力使它成為高層次設(shè)計的核心,從而決定了它成為系統(tǒng)設(shè)計領(lǐng)域最佳的硬件描述語言,并可進行系統(tǒng)的早期仿真以保證設(shè)計的正確性。 ( 4) VHDL 的設(shè)計不依賴于特定的器件,方便了工藝的轉(zhuǎn)換。 ( 2) VHDL 語言的數(shù)據(jù)類型豐富 !語法嚴(yán)格清晰,串行和并行通用,物理過程清楚。成功的高水平的設(shè)計需要一種語言,一套工具和一種適當(dāng)?shù)姆椒ā? 模擬和合成是使用 VHDL 語言兩種主要的工具。這種語言的定義是非專有。將所有器件集成在一塊芯片上,體積大大 減少的同時還提高了穩(wěn)定性,并且可應(yīng)用 EDA 軟件仿真,調(diào)試。 本文 采用可編程邏輯器件( CPLD)制作,利用軟件編程,下載燒制實現(xiàn)。 國外已經(jīng)商業(yè)化的交通仿真軟件有十多種 ,而國內(nèi)還處在起步階段。綠燈是通行信號,面對綠燈的車輛可以直行,左轉(zhuǎn)彎和右轉(zhuǎn)彎,除非另一種標(biāo)志禁止某一種轉(zhuǎn)向。紅外線紅綠燈當(dāng)行人踏上對壓力敏感的路面時,它就能察覺到有人要過馬路。 電氣啟動的紅綠燈出現(xiàn)在美國,這種紅綠燈由紅綠黃三色圓形的投光器組成, 1914 年始安裝于紐約市 5 號大街的一座高塔上。這是世界上最早的交通信號燈。通過電路優(yōu)化設(shè)計 ,可以使用規(guī)模更小的可編程邏輯芯片 ,從而降低系統(tǒng)成本。它支持設(shè)計庫和可重復(fù)使用的元件生成,支持階層設(shè)計,提供模塊設(shè)計的創(chuàng)建。 EDA 技術(shù)的一個重要特征就是使用硬件描述語言(HDL)來完成系統(tǒng)的設(shè)計文件 , 應(yīng)用 VHDL 的數(shù)字電路實驗降低了數(shù)字系統(tǒng)的設(shè)計難度 ,這在電子設(shè)計領(lǐng)域已得到設(shè)計者的廣泛采用 。因此,一個好的交通燈控制系統(tǒng),將給道路擁擠、違章控制等方面給予技術(shù)革新。隨著大規(guī)模集成電路及計算機技術(shù)的迅速發(fā)展,以及人工智能在控制技 術(shù)方面的廣泛運用,智能設(shè)備有了很大的發(fā)展,是現(xiàn)代科技發(fā)展的主流方向。本設(shè)計就是 針對交通信號燈控制器的設(shè)計問題 , 提出了基于 VHDL 語言的交通信號燈 系統(tǒng)的硬 件實現(xiàn)方法 。 VHDL 設(shè)計技術(shù)對可編程專用集成電路 (ASIC)的發(fā)展起著極為重要的作用。 關(guān)鍵詞 : 交通信號燈 、 VHDL、 仿真 無錫科技職業(yè)學(xué)院畢業(yè)設(shè)計(論文) 基于 VHDL 交通燈系統(tǒng)的設(shè)計 ii The system design of traffic lights based on VHDL Abstract: The modern age is an era of automation, traffic light control equipment for many industries are closely related with the puter. Therefore, a good traffic light control system, will bring technical innovations for road congestion, illegal control, etc. With the rapid development of large scale integrated circuits and puter technology and the extensive use of intelligent devices in the control of artificial intelligence technology, intelligent devices have gotten great progress and bee the mainstream of the development of modern science . This paper describes the system design of traffic lights ,Simulation realized the function of red, green light directing traffic. Traditional traffic light control system is mostly achieved by a single chip or PLC, this paper introduces a scheme of the design of traffic signal systems based on EDA technology . An important feature of EDA t
點擊復(fù)制文檔內(nèi)容
畢業(yè)設(shè)計相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1