freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

微機(jī)原理與接口技術(shù)習(xí)題解答(留存版)

  

【正文】 一些輔助電路等硬件組成。 ( 4) 八進(jìn)制到二進(jìn)制 :將 1 位八進(jìn)制數(shù)碼對(duì)應(yīng) 3 位二進(jìn)制數(shù)碼。 習(xí)題 2 8086CPU 具有 20 條地址線,可直接尋址 1MB 容量的內(nèi)存空間,在訪問(wèn) I/O 端口時(shí),使用地址線 16 條 ,最多可尋址 64K 個(gè) I/O 端口。所以最多可分成 64K 個(gè)段;每個(gè)邏輯段最大為 64KB,最少可分成 16 個(gè)邏輯段。 【解答】 存儲(chǔ)示意圖參見(jiàn)圖 23。數(shù)據(jù)高速緩存兩端口對(duì)應(yīng) U、 V 流水線。 8086 指令系統(tǒng)的尋址方式主要有立即數(shù)尋址、寄存器尋址、存儲(chǔ)器尋址和 I/O 端口尋址。 【解答】 參考程序如下: LEA BX,BUF 13 MOV AX,[BX] ADD AX,[BX+2] ADD AX,[BX+4] MOV [BX+6],AX 分析匯編語(yǔ)言源程序應(yīng)該由哪些 邏輯段 組成?各段的作用是什么? 語(yǔ)句標(biāo) 號(hào)和變量應(yīng)具備哪3 種屬性 ? 【解答】 匯編語(yǔ)言源程序應(yīng)該由若干個(gè)邏輯段組成,可以有若干個(gè)數(shù)據(jù)段、 代碼段、堆棧段和附加數(shù)據(jù)段,至少要有一個(gè)代碼段。 【解答】 DATA SEGMENT MESS DB 39。 【解答】 HEXTOA MACRO AND AL, 0FH CMP AL, 9 JNA HEXTOA1 ADD AL, 7H HEXTOA1:ADD AL, 30H ENDM 試定義一個(gè)字符串搜索宏指令,要求文本首地址和字符串首地址用形式參數(shù)。 DRAM 的刷新常采用兩種方法:一是利用專門(mén)的 DRAM 控制器實(shí)現(xiàn)刷新控制,如 Intel 8203 控制器;二是在每個(gè) DRAM 芯片上集成刷新控制電路,使存儲(chǔ)器件自身完成刷新,如 Intel 2186/2187。每組的存儲(chǔ)容量為 4KB = 212B,片內(nèi)尋址需要 12 位地址線,即 A11~A0;4 組芯片可用 2 位地址線進(jìn)行區(qū)分,即可用 A13~A12 做片選信號(hào), A19~A14 可浮空或做其他用途。 ( 3)外部總線: 通信總線, 主要 用于微機(jī)系統(tǒng)與微機(jī)系統(tǒng) 之間或 微機(jī)與外部設(shè)備、儀器儀表之間的通信, 常 用于設(shè)備級(jí)的互連。 【解答】 PC 總線把 CPU 視為總線的唯一總控設(shè)備,其余外圍設(shè)備均為從屬設(shè)備。 EISA 總線與 ISA 總線相比有哪些 主要特點(diǎn)? 【解答】 21 ( 1) 用于 32 位微機(jī)中 , 支持 32 位尋址 , 尋址空間達(dá) 4GB, 支持 64KBI/O 端口尋址。 什么叫 PCI 橋?有哪些主要功能 ? 【解答】 PCI 橋?qū)嶋H是 PCI 總線控制器,實(shí)現(xiàn)主機(jī)總線與 PCI 總線的適配耦合。 IEEE 1394 總線通過(guò)一根 1394 橋接器與計(jì)算機(jī)的外部設(shè)備相連,把各設(shè)備當(dāng)作寄存器或內(nèi)存,采用內(nèi)存編址方法,因而可以進(jìn)行處理器到內(nèi)存的直接傳輸。 簡(jiǎn)述 IEEE l394 總線的特點(diǎn)和工作原理。 簡(jiǎn)述 PCI 總線的主要特點(diǎn),分析其系統(tǒng)組成結(jié)構(gòu),有那些主要引腳及其功能? 【解答】 ( 1) 線性突發(fā)傳輸; ( 2) 支持總線主控方式和同步操作; ( 3) 獨(dú)立于處理器;( 4)即插即用; ( 5) 適合于各種機(jī)型; ( 6) 多總線共存; ( 7) 預(yù)留發(fā)展空間;( 8)數(shù)據(jù)線和地址線復(fù)用結(jié)構(gòu),節(jié)約線路空間,降低設(shè)計(jì)成本。 PCI 負(fù)責(zé)將數(shù)據(jù)交給 PCI 擴(kuò)展卡或設(shè)備。 在微型機(jī)系統(tǒng)中采用標(biāo)準(zhǔn)總線的好處有哪些? 【解答】 標(biāo)準(zhǔn)總線不僅在電氣上規(guī)定了各種信號(hào)的標(biāo)準(zhǔn)電平、負(fù)載能力和定時(shí)關(guān)系,而且在結(jié)構(gòu)上規(guī)定了插件的尺寸 規(guī)格和各引腳的定義。 習(xí)題 5 什么叫總線?總線如何進(jìn)行分類?各類總線的特點(diǎn)和應(yīng)用場(chǎng)合是什么? 【解答】 總線是指計(jì)算機(jī)中多個(gè)部件之間公用的一組連線,由它構(gòu)成系統(tǒng)插件間、插件的芯片間或系統(tǒng)間的標(biāo)準(zhǔn)信息通路。 每一組的存儲(chǔ)容量為 16K 8 位 = 16KB = 214B,需要 14 位地址做片內(nèi)尋址; 4 組芯片需要 2 位地址 做片組選擇,即片選信號(hào)??勺鳛橄到y(tǒng)中可靠保存數(shù)據(jù)的存儲(chǔ)器。宏調(diào)用時(shí)可用程序所需要的實(shí)際參數(shù)來(lái)替換,使編程人員感覺(jué)非常靈活;而子程序的參數(shù)傳遞要麻煩得多。程序中還用了移位指令代替了乘法指令。 【解答】 (1) MOV AX,4629H (2) SUB AX,3218H (3) LEA BX,BUF 根據(jù)以下要求寫(xiě)出相應(yīng)的匯編語(yǔ)言指令。 操作碼:要完成的操作。 ( 2)浮點(diǎn)處理部件 FPU: 高度流水線化的浮點(diǎn)操作與整數(shù)流水線集成在一起。 【解答】 邏輯地址 1100H:0020H 對(duì)應(yīng)的物理地址為 PA=1100H 10H+ 0020H= 11020H,即該數(shù)據(jù)區(qū)在內(nèi)存中的首單元的物理地址為 11020H;因?yàn)榇鎯?chǔ)空間中每個(gè)字節(jié)單元對(duì)應(yīng)一個(gè)地址,所以 20 個(gè)字節(jié)對(duì)應(yīng) 20 個(gè)地址,則該數(shù)據(jù)區(qū)在內(nèi)存中的末單元的物理地址 PA = 11020H+ 20D = 11020H+ 14H = 11034H。 解釋邏輯地址、偏移地址、有效地址、物理地址的含義, 8086 存儲(chǔ)器的物理地址是如何形成的?怎樣進(jìn)行計(jì)算? 【解答】 邏輯地址: 表示為段地址:偏移地址, 書(shū)寫(xiě)程序時(shí)用到 , 一個(gè)存儲(chǔ)單元可對(duì)應(yīng)出多個(gè)邏輯地址; 偏移地址:是某一存儲(chǔ)單元距離所在邏輯段的開(kāi)始地址的字節(jié)個(gè)數(shù)。 ( 1) 87H ( 2) 3DH ( 3) 0B62H ( 4) 3CF2H 【解答】 ( 1) [X]補(bǔ) =87H = 10000111B,符號(hào)位為 1, X 是負(fù)數(shù), [X]原 =11111001B, X =79H ( 2) [X]補(bǔ) =3DH = 00111101B,符號(hào)位為 0, X 是正數(shù), X = 3DH ( 3) [X]補(bǔ) =0B62H =0000101101100010B,符號(hào)位為 0, X 是正數(shù), X = +B62H ( 4) [X]補(bǔ) =3CF2H = 0011110011110010B,符號(hào)位為 0, X 是正數(shù), X =3CF2H 按照字符所對(duì)應(yīng)的 ASCII 碼表示,查表寫(xiě)出下列字符的 ASCII 碼。主機(jī)板上主要有 CPU 插座、芯片組、內(nèi)存插槽、系統(tǒng) BIOS、 CMOS、總線擴(kuò)展槽、串行 /并行接口、各種跳線和一些輔助電路等硬件。 ( 3)系統(tǒng)總線:是 CPU 與其它部件之間傳 送數(shù)據(jù)、地址和控制信息的公共通道。 第二 代 ( 1974~1977 年 ) 8 位 中高檔微 處理器 Intel 8080 采用 NMOS 工藝, 集成 6000 晶體管, 主 頻 2MHz,指令系統(tǒng)較完善,尋址能力增強(qiáng),運(yùn)算速度提高了一個(gè)數(shù)量級(jí) 。 Intel 80486 集成 120 萬(wàn)個(gè)晶體管, 包含 浮點(diǎn)運(yùn)算部件 和 8KB 的一級(jí)高速緩沖存儲(chǔ)器 Cache。 ( 6)外存儲(chǔ)器: 使用最多的是磁盤(pán)存儲(chǔ)器(軟盤(pán) 、 硬盤(pán))和光盤(pán)存儲(chǔ)器。 十六進(jìn)制與二進(jìn)制間轉(zhuǎn)換與八進(jìn)制與二進(jìn)制間轉(zhuǎn)換類似,只是比例關(guān)系為 1 位十六進(jìn)制數(shù)碼對(duì)應(yīng) 4位二進(jìn)制數(shù)碼。 8086CPU 的內(nèi)部結(jié)構(gòu)有何特點(diǎn)?由哪兩部分組成?它們的主要功能是什么? 【解答】 8086 微處理器 是典型的 16 位微處理器, HMOS 工藝制造,集成了 萬(wàn)只晶體管,使用單一的 +5V 電源,有 16 根數(shù)據(jù)線和 20 根地址線;通過(guò)其 16 位的內(nèi)部數(shù)據(jù)通路與設(shè)置指令預(yù)取隊(duì)列的流水線結(jié)構(gòu)結(jié)合起來(lái)而獲得較高的性能。 各段的起始位置由程序員指出,可以彼此分離,也可以首尾相 連、重疊或部分重疊。 在內(nèi)存中保存有一個(gè)程序段,其位置為( CS) =33A0H,( IP) =0130H,當(dāng)計(jì)算機(jī)執(zhí)行該程序段指令時(shí),分析實(shí)際啟動(dòng)的物理地址是多少。 ( 4)指令集與指令預(yù)?。?指令預(yù)取緩沖器順序地處理指令地址,直到它取到一條分支指令,此時(shí)存放有關(guān)分支歷史信息的分支目標(biāo)緩沖器 BTB 將對(duì)預(yù)取到的分支指令是否導(dǎo)致分支進(jìn)行預(yù)測(cè)。其中,存儲(chǔ)器尋址可進(jìn)一步分為直接尋址、寄存器間接尋址、寄存器相對(duì)尋址、基址變址尋址、相對(duì)基址變址尋址; I/O 端口指令 IN 和 OUT 使用的端口尋址方式有直接尋址和間接尋址。 各段的作用 如下: ( 1)代碼段用來(lái)存放程序和常數(shù)。INPUP ERROR!39。 【解答】 SCANC MACRO ADDRESS, CHAR1 MOV SI, ADDRESS MOV AL, [SI] MOV DI, CHAR1 REPNZ SCASB ENDM 習(xí)題 4 半導(dǎo)體存儲(chǔ)器有哪些優(yōu)點(diǎn)? SRAM、 DRAM 各自有何特點(diǎn)? 【解答】 特點(diǎn)是容量大、存取速度快、體積小、功耗低、集成度高、價(jià)格便宜。 常用的存儲(chǔ)器地址譯碼方式有哪幾種?各自的特點(diǎn)是什么? 【解答】 線選譯碼:連 接簡(jiǎn)單,無(wú)須專門(mén)的譯碼電路;缺點(diǎn)是地址不連續(xù), CPU 尋址能力的利用率太低,會(huì)造成大量的地址空間浪費(fèi)。 若用 2114 芯片組成 2KB RAM,地址范圍為 3000H~37FFH,問(wèn)地址線應(yīng)如何連接?(假設(shè)CPU 有 16 條地址線、 8 條數(shù)據(jù)線) 【解答】 2114 芯片單片容量為 1K 4 位,組成 2K 8 位 RAM 需要: ( 2K 8 位 ) /( 1K 4 位 ) = 4 片 每 2 片一組,分成 2 組。 數(shù)據(jù)可以并行傳輸,也可以串行傳輸,數(shù)據(jù)傳輸速率低。具有價(jià)格低、可靠性好、兼容性好和使用靈活等優(yōu)點(diǎn)。 ( 2)具有 32 位數(shù)據(jù)線 ,大大提高了數(shù)據(jù)傳輸能力,最大數(shù)據(jù)傳輸速率達(dá) 33 MB/S。 主要功能如下: ( 1)提供低延遲訪問(wèn)通路,使處理器能直接訪問(wèn)通過(guò)低延遲訪問(wèn)通路映射于存儲(chǔ)器空間或 I/O 空間的 PCI 設(shè)備。 簡(jiǎn)述 I2C 總線的特點(diǎn)和工作原理 ? 【解答】 I2C 總線主要具有以下特性: ( 1)二線傳輸。 AGP 接口只能應(yīng)用于圖形設(shè)備。 VESA 局部總線上的連線與 EISA 總線卡非常相似, VESA 局部總線還包括一個(gè) 32 位地址和數(shù)據(jù)總線,用于將存儲(chǔ)器和 I/O 設(shè)備連接到微處理器上。指令和數(shù)據(jù)在CPU 和 RAM 之間快速流動(dòng),然后把數(shù)據(jù)交給 PCI 總線。傳送信息時(shí),如果一個(gè)數(shù)據(jù)字由兩個(gè)字節(jié)組成,那么傳送一個(gè)字節(jié)時(shí)采用并行方式,而字節(jié)之間 采用串行方式。在程序運(yùn)行時(shí),當(dāng) CPU 訪問(wèn)虛址內(nèi)容時(shí)發(fā)現(xiàn)已存于主存中(命中),可直接利用;若發(fā)現(xiàn)未在主存中(未命中),則仍需調(diào)入主存,并存在適當(dāng)空間,待有了實(shí)地址后,CPU 就可以真正訪問(wèn)使用了。 【解答】 總?cè)萘繛?64K 8 位,由 16K 1 位的 DRAM 芯片組成: ( 64K 8 位) /( 16K 1 位) = 32 片 既要進(jìn)行位擴(kuò)展又要進(jìn)行字?jǐn)U展:由 8 片組成一組進(jìn)行位擴(kuò)展,由這樣的 4 組進(jìn)行字?jǐn)U展。 E2PROM 是可用電擦除和編程的只讀存儲(chǔ)器,能在線讀寫(xiě),斷電情況信息不丟失,能隨機(jī)改寫(xiě);其擦寫(xiě)次數(shù)可達(dá) 1 萬(wàn)次以上,數(shù)據(jù)可保存 10 年以上。宏定義中允許設(shè)置若干形式參數(shù)代替數(shù)值、指令、寄存器、各種字 符串等。 ????????????104)100(3)0(2xxxxxxs 【解答】 DATA SEGMENT X DW 34 S DW ? DATA ENDS CODE SEGMENT ASSUME CS:CODE, DS:DATA START:MOV AX, DATA MOV DS, AX MOV AX, X ;將 X 送到 AX 中 CMP AX, 0 ;( AX)> 0 嗎? JL DOUB ;是,轉(zhuǎn)向 doub CMP AX, 10 ;否,( ax)< 10 嗎? JLE TRIB ;是,轉(zhuǎn)向 trib 14 SAL AX, 1 ;否,乘以 4 SAL AX, 1 JMP EXIT DOUB: SAL AX, 1 ;乘 以 2 JMP EXIT TRIB: SAL AX, 1 ;乘以 3 ADD AX, X EXIT: MOV S, AX ;保存結(jié)果 MOV AH, 4CH
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1