【摘要】-1-基于FPGA數(shù)字頻率計的設(shè)計和實現(xiàn)摘要近些年來,隨著微電子技術(shù)的發(fā)展,可編程邏輯器件在集成度、速度等性能方面也獲得了空前的發(fā)展,數(shù)字頻率計是數(shù)字信號處理中的重要內(nèi)容之一,本文主要研究了如何使用FPGA設(shè)計和實現(xiàn)數(shù)字頻率計,詳細論述了利用VHDL硬件描述語言設(shè)計,并在EDA(電子設(shè)計自動化)工具的幫
2024-11-12 15:32
【摘要】陜西理工學(xué)院畢業(yè)論文(設(shè)計)第1頁共58頁畢業(yè)論文﹙設(shè)計﹚題目數(shù)字頻率計的設(shè)計學(xué)生姓名學(xué)號所在院(系)物理系
2024-11-06 06:57
【摘要】數(shù)字頻率計的設(shè)計學(xué)號:姓名:指導(dǎo)老師:數(shù)字頻率計-2-摘要本文介紹了基于FPGA的數(shù)字頻率計的設(shè)計方法,設(shè)計采用硬件描述語言Verilog,在軟件開發(fā)平臺ISE上完成,可以在較高速時鐘頻率(48M
2024-11-05 19:50