【正文】
FPGA器件 EPLD 器件 CPLD器件 內(nèi)嵌復(fù)雜 功能模塊 的 SoPC 19 按集成度 (PLD)分類(lèi) 可編程邏輯器件 ( P L D ) 簡(jiǎn)單 P L D 復(fù)雜 P L D P R O M P A L P L A G A L C P L D F P G A 2 可編程邏輯器件的分類(lèi) 20 ? PLD是一種由用戶根據(jù)需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。 2) VerilogHDL : IEEE標(biāo)準(zhǔn)語(yǔ)言,由 C語(yǔ)言發(fā)展而來(lái),易學(xué),但語(yǔ)法易出錯(cuò)。 ? 2)、計(jì)算機(jī)輔助工程設(shè)計(jì) CAE階段 ? 20世紀(jì) 80年代初,出現(xiàn)了低密度的可編程邏輯器件( PAL_Programmable Array Logic 和 GAL_Generic Array Logic),相應(yīng)的 EDA開(kāi)發(fā)工具主要解決電路設(shè)計(jì)沒(méi)有完成之前的功能檢測(cè)等問(wèn)題。 5 是一種基于電路板的設(shè)計(jì)方法 ! 缺點(diǎn): ; ; ,要反復(fù)修改設(shè)計(jì); 。 EDA技術(shù)是建立在快速發(fā)展的 計(jì)算機(jī)技術(shù) 及 集成電路制造技術(shù) 上的一門(mén)技術(shù)。具有較強(qiáng)抽象描述能力的硬件描述語(yǔ)言 (VHDL、 Verilog HDL)及高性能綜合工具的使用,使過(guò)去單功能電子產(chǎn)品開(kāi)發(fā)轉(zhuǎn)向系統(tǒng)級(jí)電子產(chǎn)品開(kāi)發(fā)(即 SOC_ System On a Chip:?jiǎn)纹到y(tǒng)、或片上系統(tǒng)集成)。 六、 HDL 14 七、 EDA開(kāi)發(fā)軟件 1) QuartusII Altera公司推出的的第四代 PLD開(kāi)發(fā)工具,被公認(rèn)為是最易使用,人機(jī)界面最友善的 PLD開(kāi)發(fā)軟件。 ? 基于 EDA的硬件設(shè)計(jì)方法和傳統(tǒng)硬件設(shè)計(jì)方法的區(qū)別有哪些? 25 電子設(shè)計(jì)自動(dòng)化 ( EDA) 技術(shù)精品課程課程設(shè)計(jì)