【正文】
11. 用 3 線 8 線譯碼器 74HC138 和門電路產(chǎn)生如下函數(shù)。用一片 8 選 1 數(shù)據(jù)選擇器 74LS151 加若干門電路實現(xiàn) ,畫出電路圖。 答案: 8 7. 若主從結構 RS 觸發(fā)器各輸入端的電壓波形如圖中所 示 ,試畫 出 、 端對 應的電壓波 形。時序邏輯電路具有 存儲和記憶 功能,而組合邏輯電路沒有這種功能。 輸出方程: 驅動方程: T 觸發(fā)器的特性方程: 將各觸發(fā)器的驅動方程代入特性方程,即得電路的狀態(tài)方程: 列狀態(tài) 轉換 表 畫狀態(tài)轉換圖和時序波形圖 11 QXQXY ?????? ? ?? 1001T QXTQTQ ??*????? ????? ????? 0000*0 1011*11 QTQ XQTQ 10 由狀態(tài)圖可以看出,當輸入 X = 0 時,在時鐘脈沖 CP的作用下,電路的 4 個狀態(tài)按遞增規(guī)律循環(huán)變化,即: 00→ 01→ 10→ 11→ 00→ … 當 X= 1 時,在時鐘脈沖 CP 的作用下,電路的 4 個狀態(tài)按遞減規(guī)律循環(huán)變化,即: 00→ 11→ 10→ 01→ 00→ … 可見,該電路既具有遞增計數(shù)功能,又具有遞減計數(shù)功能,是一個 2 位二進制同步 可逆計數(shù)器。 Q Q Q 0 的輸出波形如圖所示,試畫出對應的狀態(tài)圖,并分析 該計數(shù)器為幾進制計數(shù)器。 15. 試用 74161 構成九進制計數(shù)器。 清零 RD 預置 LD 使能 EP ET 時鐘 CP 預置數(shù)據(jù)輸入 D C B A 輸出 QD QC QB QA 0 1 1 1 1 0 1 1 1 0 0 1 1 ↑ ↑ D C B A 0 0 0 0 D C B A 保 持 保 持 計 數(shù) 18. 觸發(fā)器按動作特點可分為基本型、 電平觸發(fā) 、 脈沖觸發(fā) 和邊沿型; 19. 三位二進制減法計數(shù)器的初始狀態(tài)為 101,四個 CP脈沖后它的狀態(tài)為 001 ; 知識點:脈沖產(chǎn)生與整形 1. 555 定時器可以組成 多諧振蕩器、 單穩(wěn)態(tài)觸發(fā)器 、施密特觸發(fā)器 。 G1 和 G2為 CMOS 反相器, VDD=15V 。若只有 最低位為高電平,則輸出電壓為 v;當輸入為 10001000,則輸出電壓為 v。 知識點:存儲器 1. ROM 的存儲容量為 2K 16, 則地址碼為 __11____位,數(shù)據(jù)線為 ___16___位 . 2. 若 ROM具有 10條地址線和 8條數(shù)據(jù)線,則存儲容量為 1K 8 比特,可以存儲 1024 個 字節(jié)。 ( 2) 若將圖( b)給出的電壓信號加到圖 P106( a)電路的輸入端,試畫出輸出電壓的波形。 ???????????????20200201*21010*10120202*0 ?????????????01202001010120 1 KJQK QJ KJ2QY? 17 3. 下圖是由 555 定時器構成的施密特觸發(fā)器電路。 解:本題是同步計數(shù)器的設計,分析步驟如下: (1) 根據(jù)設計要求,設定狀態(tài),畫出狀態(tài)轉換圖。 12. 分析圖示計數(shù)器電路,說明這是多少進制的計數(shù)器,并畫出對應的狀態(tài)轉換圖。 解:驅動方程 狀態(tài)方程 輸出方程 9. 試分析下圖所示時序邏輯電路的邏輯 功能。 3. 用 4 級觸發(fā)器組成十進制計數(shù)器,其無效狀態(tài)個數(shù)為 6 。 答案: 8. 已知 D 觸發(fā)器各輸入端的波形如圖所示,試畫出 、 端的波形。 2. 觸發(fā)器有兩個穩(wěn)定的狀態(tài),可用來存儲數(shù)碼 0 和 1 (只要電源不斷電)。 123Y A C B CY A B C A B C B CY B C A B C???? ? ? ?? ? ?? ? ??? 答案: 1 7 5 12 1 4 7 33 4 0 5Y A C B C A B C A B C A B C m m mY A B C A B C B C A B C A B C A B C A B C m m m mY B C A B C A B C A B C A B C m m m? ? ? ?? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ?