freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)設(shè)計論文簡易計算器的pld實現(xiàn)(存儲版)

2025-10-08 10:34上一頁面

下一頁面
  

【正文】 1011 1101=10001111。 entity shifter is port(data:in std_logic_vector(7 downto 0)。 architecture art of shifter is begin process begin wait until(rising_edge(clk))。 when 11=qout=data。 xx 大學(xué)學(xué)士學(xué)位論文 24 致 謝 這次的畢業(yè)論文設(shè)計,使我 學(xué)會了如何通過各個途徑 , 包括圖書館、書店和互聯(lián)網(wǎng)來查找自己所需要的數(shù)據(jù),學(xué)到一些以前 不知道 的 知識,擴大了知識面,使我的自學(xué)能力有了進一步的提高。 作 者 簽 名: 日 期: 指導(dǎo)教師簽名: 日 期: 使用授權(quán)說明 本人完全了解 大學(xué)關(guān)于收集、保存、使用畢業(yè)設(shè)計(論文)的規(guī)定,即:按照學(xué)校要求提交畢業(yè)設(shè)計(論文)的印刷本和電子版本;學(xué)校有權(quán)保存畢業(yè)設(shè)計(論文)的印刷本和電子版,并提供目錄檢索與閱覽服務(wù);學(xué)??梢圆捎糜坝?、縮印、數(shù)字化或其它復(fù)制手段保存論文;在不以贏利為目的前提下,學(xué)校可以公布論文的部分或全部內(nèi)容。 作者簽名: 日期: 年 月 日 導(dǎo)師簽名: 日期: 年 月 日 xx 大學(xué)學(xué)士學(xué)位論文 30 注 意 事 項 (論文)的內(nèi)容包括: 1)封面(按教務(wù)處制定的標準封面格式制作) 2)原創(chuàng)性聲明 3)中文摘要 ( 300 字左右)、關(guān)鍵詞 4)外文摘要、關(guān)鍵詞 5)目次頁(附件不統(tǒng)一編入) 6)論文主體部分:引言(或緒論)、正文、結(jié)論 7)參考文獻 8)致謝 9)附錄(對論文支持必要時) :理工類設(shè)計(論文)正文字數(shù)不少于 1 萬字(不包括圖紙、程序清單等),文科類論文正文字數(shù)不少于 萬字。本人授權(quán) 大學(xué)可以將本學(xué)位論文的全部或部分內(nèi)容編入有關(guān)數(shù)據(jù)庫進行檢索,可以采用影印、縮印或掃描等復(fù)制手段保存和匯編本學(xué)位論文。盡我所知,除文中特別加以標注和致謝的地方外,不包含其他人或組織已經(jīng)發(fā)表或公布過的研究成果,也不包含我為獲得 及其它教育機構(gòu)的學(xué)位或?qū)W歷而使用過的材料。 移位寄存器 仿真圖 如圖 : 圖 74194 仿真圖 簡易計算機的 PLD 實現(xiàn) 23 3 結(jié)論與展望 結(jié)論 通過多次的仿真,最終確定電路圖的正確性,它能夠完成本次設(shè)計的要求,實現(xiàn)加、減、乘等簡單的運算,并且正確的顯示結(jié)果。 xx 大學(xué)學(xué)士學(xué)位論文 22 when 10=qout=qout(6 downto 0)amp。 qout:buffer std_logic_vector(7 downto 0))。 當(dāng)數(shù)據(jù)輸入時通過高低電平判斷 運算 是加、減法還是乘、法, M2=1 且 M1=O 時電路進 行加法運算, M2=1 且 M1=1 時 電路進行減法運算, M2=0 時電路進行乘法運算, 最后譯碼顯示結(jié)果。 圖 減法電路仿真圖 簡易計算機的 PLD 實現(xiàn) 17 乘法器部分 在計算機中, 根據(jù)公式 2..3 可以將乘法運算分解為加法運算來實現(xiàn), 例如輸入信號A=a3a2a1a0,B=b3b2b1b0,A、 B 都是 4 位二進制數(shù), M 是輸出的乘積信號。這種加法器只用于對運算速度要求不高的場合。 半加器是一種能對兩個 1位二進制數(shù)(不考慮來自低位的進位)進行相加運算而求得“和 ”及向相鄰高位 “進位 ”的邏輯電路。因為 74LS198 和74LS194 具有保持功能,當(dāng)輸入數(shù)據(jù)時,同時會給其脈沖,這樣數(shù)據(jù)就進入了芯片。 3. 輸 出 顯 示部分 輸 出 顯 示部 分 用發(fā)光二級管來實現(xiàn)指示二進制的高低電平 總體設(shè)計框圖 設(shè)計總框圖如圖 所示 簡易計算機的 PLD 實現(xiàn) 7 圖 簡易計算器設(shè)計總框圖 單元電路設(shè)計 輸入部分 輸 入部分 的關(guān)鍵 即是寄存器的 選擇 。 xx 大學(xué)學(xué)士學(xué)位論文 6 2 分析與 設(shè)計 課題內(nèi)容 簡易計算器的 PLD實現(xiàn) 設(shè)計要求: 1.兩個無符號的 8位二進制的相加。 (6)具有 內(nèi) 核 開 放功能 , 允許 用 戶 添加宏函 數(shù) 。 簡易計算機的 PLD 實現(xiàn) 5 MAX + PLUSⅡ是美 國 Alte??梢圆?閱 器件手 冊 , 選擇 所要求的不 同檔次的器件。 這 一步 的關(guān)鍵 就是要求正確地表示出 邏輯 函 數(shù) 的 輸 出與 輸 入的 邏輯關(guān) 系。 FPGA的結(jié)構(gòu)類似于通常的門陣列結(jié)構(gòu),其中心部分是由可編程的邏輯單元塊CLB(Configurable Logic Blocks)組成的矩陣區(qū),芯片四周為可編程輸入輸出塊 IOB (Input / Output Blocks),在 CLB行列之 間以及 CLB和 LOB之間為可編程的互連資源 ICR (Interconnect Resource)。加快和簡化了原始樣機設(shè)計和電路布線過程,采用 TTL,ECL,CMOS三種不同工藝制造,滿足不同要求,利于提高系統(tǒng)速度,具有可編程三態(tài)門 。 , Lattice公司又提出在系 統(tǒng) 可 編 程技 術(shù) ,并且推出了一系列具 備 在系 統(tǒng)可 編 程能力的 CPLD器件。我國 ASIC的設(shè)計和生產(chǎn)能力都比較薄弱,而絕大多數(shù)電子產(chǎn)品的密度和速度不是太高,批量也比較小。 plural array matrix and programmable logic user system V 目 錄 1 緒論 ............................................. 1 PLD 的發(fā)展史 ................................................................................................... 1 PLD 的分類 ...................................................................................................... 2 各類 PLD 的結(jié)構(gòu)及特點 .................................................................................... 2 PAL 器件 ...................................................................................................... 3 器件 ....................................................................................................... 3 FPGA ........................................................................................................... 3 PLD 設(shè)計步驟 ................................................................................................... 3 設(shè)計構(gòu)思 ...................................................................................................... 4 選擇器件型號 ................................................................................................ 4 列寫源文件 ................................................................................................... 4 對器件編程 ................................................................................................... 4 MAX- PLUSⅡ軟件相 關(guān)介紹 .............................................................................. 4 本文的目的 ...................................................................................................... 5 2 分析與設(shè)計 ........................................ 6 課題內(nèi)容 .......................................................................................................... 6 總體設(shè)計 ..............................................
點擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1