freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

計算機組成原理及實驗報告-免費閱讀

2024-10-25 03:06 上一頁面

下一頁面
  

【正文】 存儲器的地址由uPC 提供, 片選及讀信號恒為低, 始終輸出uPC 指定地址單元的數(shù)據(jù)。存儲器EM 通過一片74HC245 與數(shù)據(jù)總線相連。置下表的控制信號,檢驗運算器的運算結果注意觀察:運算器在加上控制信號及數(shù)據(jù)(A,W)后,立刻給出結果,不須時鐘。讀寄存器置控制信號為:K1K10為01,KK0為00時,讀R0,這時寄存器R0 的紅色輸出指示燈亮,R0 寄存器的數(shù)據(jù)送上數(shù)據(jù)總線。實驗要求:利用CPTH 實驗儀上的K16..K23 開關做為DBUS 的數(shù)據(jù),其它開關做為控制信號,將數(shù)據(jù)寫入寄存器,這些寄存器包括累加器A,工作寄存器W,數(shù)據(jù)寄存器組R0..R3,地址寄存器MAR,堆棧寄存器ST,輸出寄存器OUT。input[7:0] d。input[4:0] ad。//D[3:0] input[A_WIDTH1:0] addr。數(shù)據(jù)的輸出:指示燈顯示。4.了解存儲器種類、工作原理和特點。八、實驗數(shù)據(jù)及結果分析:電路圖如圖二、三所示:圖二圖三 圖三中,當輸入為01時,發(fā)現(xiàn)指示燈結果如為D[3:0]=1111 且cout=1。b00: {cout,D}=A+B。b01:D=A|B。output [3:0] D。其中M端為一位的輸入,當M=1時,模塊將用于邏輯運算,而M=0時,模塊將進行算術運算。2.掌握多個ALU的擴展方法。D.按動“START”鍵,啟動時序電路,則每按動一次啟動鍵,讀出一條微指令后停機,此時實驗臺上的微地址顯示燈和微命令顯示燈將顯示所讀出的一條指令。②將33H寫入W寄存器二進制開關K23K16用于DBUS[7:0]的數(shù)據(jù)輸入,置數(shù)據(jù)33H置控制信號為:按住STEP脈沖鍵,CK由高變低,這時寄存器W 的黃色選擇指示燈亮,表明選擇W寄存器。②二進制開關K23K16用于DBUS[7:0]的數(shù)據(jù)輸入,置數(shù)據(jù)12H置控制信號為:③按住STEP脈沖鍵,CK由高變低,觀察現(xiàn)象;放開STEP鍵,CK由低變高,產生一個上升沿,數(shù)據(jù)12H被寫入MAR寄存器。②二進制開關K23K16用于DBUS[7:0]的數(shù)據(jù)輸入,置數(shù)據(jù)11H置控制信號為:③按住STEP脈沖鍵,CK由高變低,觀察現(xiàn)象;放開STEP鍵,CK由低變高,產生一個上升沿,數(shù)據(jù)11H 被寫入R0 寄存器。在今后的學習和生活中,我們都需要相互學習、相互交流,共同進步。乘到AX FACTOR_E:RET。 21HPOP AXMOV BX, 10MOV CX, 0 L1:MOV DX, 0DIV BXPUSH DXINC CXAND AX, AXJNZ L1 L2:POP DXADD DL, 48MOV AH, 2INT 21HLOOP L2 EXIT:MOV AH, 4CHINT 21HFACTOR PROC NEAR。加1mul dl。比較是不是回車鍵,不改變操作數(shù),只改變標志位,若ZF=1,則表示兩數(shù)相等je print。$39。同時也意識到自己的不足,需要更加的努力!匯編語言實驗實驗2 匯編語言編程實驗一、實驗目的(1)掌握循環(huán)程序的設計方法(2)掌握匯編語言源程序的編輯、匯編、連接及調試過程。搭建實驗流程:將已選擇的組件進行連線(鼠標從一個引腳的端點拖動到另一組件的引腳端,即完成連線)。三、實驗原理,它將幾種不同的設備掛至總線上,有存儲器、輸入 設備、輸出設備、寄存器。(3)將R0 寄存器中的數(shù)寫入到當前地址的存儲器中。實驗步驟圖五、實驗結果及結果分析實驗截圖六、實驗心得體會通過本次本次實驗:(1)了解了一些邏輯器的組成結構(2)掌握一些邏輯器的工作原理(3)驗證了各邏輯器件的組合功能(4)了解了總線和各個器件之間的工作過程。(2)利用DEBUG進行程序調試,掌握常用命令的使用方法,觀察運行結果。通過給AH寄存器賦值,然后調用INT 21H指令。此指令設置cf為1 rotate:rcl bx,1。非零轉移MOV AH,4CHINT 21H CODES ENDSEND START 實驗三程序代碼如下:DATA SEGMENTOUTPUT_TIPS DB 10, 13, “1!+ 2!+ 3!+ 4!+ 5!=NNN DW 1 DATA ENDS CODE SEGMENTASSUME CS:CODE, DS:DATA START:MOV AX, DATAMOV DS, AXMOV BX, 2。非1壓棧保存CALL FACTOR。這次實驗所學到的印象最深的就是LOOP循環(huán)以及有符號數(shù)跳轉JLE。能夠獨立自主的編輯代碼解決一些小問題,對匯編有了初步的了解。計算機科學與技術計104這時寄存器R3 的紅色輸出指示燈亮,R3 寄存器的數(shù)據(jù)送上數(shù)據(jù)總線。(3)能夠按給定數(shù)據(jù),完成實驗指定的算術/邏輯運算。但究竟把那一個結果送數(shù)據(jù)總線由X2X1X0輸出選擇決定。→0→l,此時微地址寄存器清“0”,從而給出取指微指令的入口地址為 000000(二進制)。實驗要求:。input [3:0] B。b00:D=Aamp。b11:D=439。//減法運算 239。電 子 科 技 大 學實驗報告一、實驗二:存貯器設計實驗二、實驗室名稱:主樓A2411 實驗學時:4三、實驗目的:1.掌握存貯器的讀寫控制方法,(讀信號、寫信號、片選信號)。要求:1.設計一個16X4的可隨機讀寫的存儲器模塊。parameter D_WIDTH = 4。always (posedge wr)if(!cs)ram[addr] assign dout =(!(rd||cs))?ram[addr]:439。ram16_4 m2(.din(d[7:4]),.addr(ad[3:0]),.wr(wr),.rd(rd),.cs(~ad[4]|cs),.dout(dout[7:4]))。endmodule八、實驗數(shù)據(jù)及結果分析:實驗結果圖如下:九、總結、改進建議及心得體會:本實驗對存儲器模塊進行了字擴展和位擴展,將16*4的模塊擴展為32*8的存儲器模塊,加深了我對于存儲器擴展這部分知識的理解,同時讓我對于Verilog HDL語言中的模塊調用這部分的機制有了更深入的體會。將66H寫入W寄存器二進制開關K23K16用于DBUS[7:0]的數(shù)據(jù)輸入,置數(shù)據(jù)66H將11H、22H、3
點擊復制文檔內容
醫(yī)療健康相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1