【正文】
由于它還得到了Cadence Encounter與Virtuoso平臺的支持,所以Cadence SPB 。 Cadence軟件的介紹 電子產(chǎn)品開發(fā)的趨勢正朝高速、高集成度及小型化方向發(fā)展,由此也帶來了一系列的信號完整性、電源完整性和EMI的問題。當(dāng)一輪搶答之后,禁止二次搶答、數(shù)碼管顯示數(shù)字。48 與 248 的引出端排列、功能和電特性均相同,差別僅在顯示 6 和 9,248 所顯示的6和 9 比 48 多出上杠和下杠。在全溫度和VCC范圍內(nèi),輸出脈沖寬度為:TWQ=CEXTRTln2≈ CEXTRT。當(dāng)為低電平,為高電平時,輸出端Q為高電平。,: 時序控制電路 圖中,門G1的作用是控制時鐘信號CP的放行與禁止,門G2的作用是控制74LS148的輸入使能端ST。工作過程為:搶答開始前,74LS192的置數(shù)端為低電位,處于初始狀態(tài),數(shù)碼管顯示為30,5引腳接高電位。當(dāng)開關(guān)S置于開始時,搶答器處于等待工作狀態(tài),當(dāng)有選手將鍵按下時(如按下5),74LS148的輸出 經(jīng)RS鎖存后,1Q=1, =1,74LS48處于工作狀態(tài),4Q3Q2Q=101,經(jīng)譯碼顯示為5。當(dāng)主持人啟動“復(fù)位”鍵后,蜂鳴器再次發(fā)出短暫的聲響,顯示器熄滅。一 八路搶答器設(shè)計與要求搶答器同時供8名選手或8個代表隊比賽,分別用8個按鈕1~8表示。 if nobody answer the question on time, the system will send the buzzer rang, indicating that the host this contest null and void, realize alarm function, if more than the answer answer invalid time.The responder is used mainly to the encoder, decoder and latch: it uses 74LS148 to achieve Responder selection, the number of latches using 74LS279 chip, using 74LS192 to achieve the subtraction counting decimal, using 555 chip to produce the second pulse signal to realize the countdown function, to achieve the output alarm signal using 74LS121 monostable chip.Through courses designed to enhance and consolidate the knowledge of professional knowledge, as well as the synthesis and application of knowledge of welding technology.[ keywords ] Responder coding decoding timing alarm 目 錄引 言 1一 八路搶答器設(shè)計與要求 2二 八路搶答器電路原理和設(shè)計 2 八路競賽搶答器原理 2 八路競賽搶答器電路框圖 2 搶答電路 3 報警電路 6 時序控制電路 6 電路設(shè)計仿真 8三 主要芯片介紹 9 74LS148芯片 9 74LS279芯片 10 74LS121芯片 11 74LS48芯片 12四 電路實驗與調(diào)試 14 焊接 14 靜態(tài)檢測 15 動態(tài)調(diào)試 15 調(diào)試中出現(xiàn)的問題與解決 15 Cadence軟件的介紹 15五 設(shè)計總結(jié) 16參考文獻 17附錄 八路搶答器整體電路圖 18安徽三聯(lián)學(xué)院學(xué)年論文引 言進入21世紀越來越來多的電子產(chǎn)品出現(xiàn)在人們的日常生活中,例如學(xué)校和電視臺等單位常舉辦各種