【摘要】Ⅲ目錄第一章緒論.......................................................................................................................1鎖相環(huán)(PLL)-全數(shù)字鎖相環(huán)(ADPLL)的發(fā)展過(guò)程.................
2024-11-07 21:37
【摘要】中南民族大學(xué)畢業(yè)論文(設(shè)計(jì))學(xué)院:電子信息工程學(xué)院 專業(yè):電子信息工程年級(jí):2007題目:基于短波調(diào)頻通信機(jī)的鎖相環(huán)頻率合成器設(shè)計(jì)學(xué)生姓名:李儼 學(xué)號(hào):07071178指導(dǎo)教師:尹建新職稱:副教授
2025-06-27 20:29
【摘要】本科生畢業(yè)設(shè)計(jì)(申請(qǐng)學(xué)士學(xué)位)論文題目基于Matlab的數(shù)字鎖相環(huán)的仿真設(shè)計(jì)作者姓名專業(yè)名稱電子信息工程指導(dǎo)教師
2024-11-29 10:23
【摘要】集成電路課程設(shè)計(jì)——基于鎖相環(huán)的頻率合成器的設(shè)計(jì)學(xué)院:物理與信息工程學(xué)院班級(jí):2010級(jí)信通工程2班姓名:李文(111000218)同組:汪藝彬(111000228)基于鎖相環(huán)的頻率合成器
2025-06-27 17:26
【摘要】基于數(shù)字鎖相環(huán)的同步倍頻器設(shè)計(jì)方案設(shè)計(jì)依據(jù)及其研究意義本次研究的課題是基于數(shù)字鎖相環(huán)的同步倍頻器設(shè)計(jì)。鎖相環(huán)路是反饋電路的一種,鎖相環(huán)的英文全稱是Phase-LockedLoop,簡(jiǎn)稱PLL。因鎖相環(huán)可以實(shí)現(xiàn)輸出信號(hào)頻率對(duì)輸入信號(hào)頻率的自動(dòng)跟蹤,故其通常用于閉環(huán)跟蹤電路。之所以叫鎖相環(huán),是因?yàn)槠湓诠ぷ鞯倪^(guò)程中,當(dāng)輸出信號(hào)的頻率和輸入信號(hào)的頻率相等時(shí),輸出電壓和輸入電壓能保持固定的
2025-05-12 23:10
【摘要】2022年全國(guó)高校市場(chǎng)營(yíng)銷大賽樂(lè)飾居,適合的就是最好的——思齊團(tuán)隊(duì)公司簡(jiǎn)介?樂(lè)飾居用1年的時(shí)間,走過(guò)了其他知名集成吊頂6年走過(guò)的路,以自己獨(dú)特的原創(chuàng)開(kāi)發(fā)能力,已經(jīng)開(kāi)放了5個(gè)原創(chuàng)開(kāi)發(fā)的產(chǎn)品,取得巨大收
2025-01-15 16:28
【摘要】企業(yè)應(yīng)用集成EnterpriseApplicationIntegration集成的空間跨度“集成”是制造業(yè)信息化的主旋律集成的時(shí)間跨度集成的重點(diǎn)主要集成技術(shù)部門內(nèi)信息產(chǎn)品制造過(guò)程中的不同階段知識(shí)產(chǎn)品全生命周期企業(yè)間過(guò)程產(chǎn)品制造過(guò)程EAI
2025-05-06 00:08
【摘要】1§電介質(zhì)平板波導(dǎo)§對(duì)稱平板波導(dǎo)中的模式§非對(duì)稱平板波導(dǎo)中的模式§波導(dǎo)的耦合§平板波導(dǎo)的色散和失真§集成光器件§總結(jié)和討論第4章集成光波導(dǎo)§平板波導(dǎo)的色散和失真——波在折射率隨波長(zhǎng)變化的介質(zhì)中
2025-05-07 07:16
【摘要】*概述*晶體管開(kāi)關(guān)特性*分立元件門電路*TTL門電路*其它類型的TTL門*MOS集成門電路知識(shí)要點(diǎn)、外部特性(OC)門和三態(tài)輸出(TS)門、外部特性雙值電路“VL”“VH”符號(hào)“0”“1”前面介紹了邏輯變量是雙值變
2025-05-05 07:06
【摘要】第四章項(xiàng)目集成管理本章主要內(nèi)容項(xiàng)目集成管理的原理和方法項(xiàng)目章程的制定項(xiàng)目初步范圍計(jì)劃的編制項(xiàng)目集成計(jì)劃的編制項(xiàng)目集成計(jì)劃的實(shí)施項(xiàng)目變更總體控制項(xiàng)目管理終結(jié)和項(xiàng)目合同終結(jié)第一節(jié)項(xiàng)目集成管理的概論項(xiàng)目集成管理(projectintegrationmanagement)是是根據(jù)項(xiàng)目全過(guò)程各項(xiàng)活
2025-01-09 01:41
【摘要】第三章集成邏輯門晶體管的開(kāi)關(guān)特性CMOS電路TTL集成邏輯門下一頁(yè)前一頁(yè)退出VHDL描述邏輯門電路晶體管的開(kāi)關(guān)特性下一頁(yè)前一頁(yè)退出1、靜態(tài)特性二極管加正向電壓時(shí)導(dǎo)通,伏安特性很陡,壓降很?。ü韫埽海N管),可以近似看作是一個(gè)閉合的開(kāi)關(guān)二極管加反向電壓時(shí)截止,截止后的伏安特性具有飽和
2025-01-15 16:19
【摘要】第三章集成定時(shí)電路?第一節(jié)集成定時(shí)器555/556工作原理?第二節(jié)集成定時(shí)器555/556的基本工作方式?第三節(jié)集成定時(shí)器555/556的應(yīng)用集成定時(shí)電路又稱為集成時(shí)基電路,它是一種將模擬電路和數(shù)字電路制作在同一硅片上的模擬集成電路。應(yīng)用:取代傳統(tǒng)的機(jī)械式延時(shí)器件,應(yīng)用在微計(jì)算機(jī)、電子定時(shí)器、電子控制、電子檢測(cè)
2025-05-04 18:03
【摘要】實(shí)驗(yàn)一認(rèn)識(shí)常用實(shí)驗(yàn)設(shè)備和集成電路,邏輯筆實(shí)驗(yàn)與分析?一、實(shí)驗(yàn)?zāi)康?1.熟悉門電路應(yīng)用分析。?2.熟悉實(shí)驗(yàn)箱各部分電路的作用。?3.掌握通信邏輯筆的制作和使用,對(duì)高、低電平、脈沖串的信號(hào)建立相應(yīng)的概念。?4.學(xué)會(huì)用門電路解決實(shí)際問(wèn)題。二、實(shí)驗(yàn)儀器及材料?數(shù)字電路實(shí)驗(yàn)箱以及各種集
2025-05-07 07:17
【摘要】基于鎖相環(huán)的FSK數(shù)據(jù)收發(fā)傳輸系統(tǒng)實(shí)現(xiàn)研究目錄摘要 IABSTRACT II目錄 III第1章緒論 1課題研究的背景和意義 1國(guó)內(nèi)外的研究水平 2本文的主要研究?jī)?nèi)容及章節(jié)安排 2第2章系統(tǒng)理論分析及總體設(shè)計(jì)方案 4二進(jìn)制頻移鍵控 4基本原理 4FSK信號(hào)產(chǎn)生方法 4FSK信號(hào)的解調(diào)方法 5鎖相環(huán) 7鎖相
2025-06-18 18:16
【摘要】蘭州理工大學(xué)畢業(yè)設(shè)計(jì)基于Multisim的鎖相環(huán)解調(diào)系統(tǒng)仿真畢業(yè)論文目錄第1章緒論..............................................................1研究背景..................................................
2025-06-27 18:31