【正文】
表5二次狀態(tài)y2 y1激勵狀態(tài)Y2Y1/輸出Zx2x1=00x2x1=01x2x1=11x2x1=100 00 11 11 0 八.分析與設計(15分)某組合邏輯電路的芯片引腳圖如圖9 所示。圖5(1) 寫出該電路激勵函數(shù)和輸出函數(shù);(2) 填寫表2所示次態(tài)真值表; 表2輸入X現(xiàn)態(tài)Q2 Q1激勵函數(shù)J2 K2 J1 K1 次態(tài)Q2(n+1)Q1(n+1)輸出Z(3) 填寫表3所示電路狀態(tài)表;表3 現(xiàn)態(tài)次態(tài) Q 2 (n+1) Q 1(n+1)輸出Q 2 Q 1X=0X=1Z00011011(4)設各觸發(fā)器的初態(tài)均為0,試畫出圖6中2和Z的輸出波形。(4分)2.用卡諾圖化簡邏輯函數(shù) F(A,B,C,D)=∑m(2,3,9,11,12)+∑d(5,6,7,8, 10,13) 求出最簡“與或”表達式和最簡“或與”表達式。A. B. C. D. 3. 若邏輯函數(shù)則F和G相“與”的結(jié)果是( )。( )4.并行加法器采用先行進位(并行進位)的目的是簡化電路結(jié)構(gòu)。A.2 B. 3 C. 4 D. 5二.判斷題(判斷各題正誤,正確的在括號內(nèi)記“∨”,錯誤的在括號內(nèi)記“”,并在劃線處改正。A. 與門 B. 或門C. 非門 D. 與非門7. 將D觸發(fā)器改造成T觸發(fā)器,圖1所示電路中的虛線框內(nèi)應是( )。A.01010101 3.補碼1.1000的真值是( )。A.6 B.7 C.8 D.9 2.余3碼10001000對應的2421碼為( )。A. B. C. D. 6.下列四種類型的邏輯門中,可以用( )實現(xiàn)三種基本運算。A.JK=00 B. JK=01 C. JK=10 D.