freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

lcd課程設(shè)計(jì)---128x64液晶顯示程序設(shè)計(jì)-wenkub

2023-01-27 04:33:00 本頁(yè)面
 

【正文】 精確度,應(yīng)該考慮等精度測(cè)量等其他方法。進(jìn)一步分析測(cè)量準(zhǔn)確度:設(shè)待測(cè)信號(hào)脈沖周期為 TX,頻率為 FX,當(dāng)測(cè)量時(shí)間為 T=1s 時(shí),測(cè)量精度為 amp。 3 課程設(shè)計(jì)報(bào)告內(nèi)容 課 程 設(shè)計(jì)原理 該設(shè)計(jì)分為三個(gè)模塊:信號(hào)源模塊 ,頻率計(jì)模塊,顯示模塊。 ( 1) 用 LCD12864 顯示“頻率及姓名”等內(nèi)容。 ( 2) Quartus2 軟件的調(diào)試方法及相關(guān)工具的使用。 六、主要參考資料 [1] 陳曦 . 通信與電子系統(tǒng)實(shí)驗(yàn)指導(dǎo)書(shū) ,武漢 :華中科技大學(xué)武昌分校 . [2] 譚會(huì)生 .EDA技術(shù)及應(yīng)用 ,西安:西安電子科技大學(xué)出版社 ,2022. [3] 潘松,黃繼業(yè) .EDA技術(shù)與 VHDL,北京 :清華大學(xué)出版社 ,2022. 指導(dǎo)教師(簽名): 20 年 月 日 2 目 錄 摘 要………………………………………………………………………………… 3 ………………………………………………………………… 4 …………………………………………………………… 4 ……………………………………………………………… 4 課程設(shè)計(jì)原理 ………………………………………………………………… 4 課程設(shè)計(jì)相關(guān)圖 ……………………………………………………………… 5 課程設(shè)計(jì)程序 ………………………………………………………………… 6 課程設(shè)計(jì)的結(jié)果 ……………………………………………………………… 14 課程設(shè)計(jì)的波形仿真 ………………………………………………………… 15 ………………………………………… 15 …………………………………………………………………… 17 3 摘 要 在硬件電子電路設(shè)計(jì)領(lǐng)域中,電子設(shè)計(jì)自動(dòng)化( EDA)工具已成為主要的設(shè)計(jì)手段 ,而 VHDL 語(yǔ)言是 EDA 的關(guān)鍵技術(shù)之一,它采用自頂向下的設(shè)計(jì)方法,即從系統(tǒng)總體出發(fā),自上至下地將設(shè)計(jì)任務(wù)分為不同的功能模塊,最后將各功能模塊連接形成頂層模塊,完成系統(tǒng)硬件的整體設(shè)計(jì)。 0 《 CPLD/FPGA 》 課程設(shè)計(jì)報(bào)告 題 目: 128X64 液晶顯示程序設(shè)計(jì) 院 (系): 信息科學(xué)與工程學(xué)院 專(zhuān)業(yè)班級(jí): 通信 1001 班 學(xué)生姓名: 訚 鵬 學(xué) 號(hào): 20221181021 同組學(xué)生 : 秦 佩 指導(dǎo)教師: 吳 莉 20 13 年 10 月 14 日至 20 13 年 10 月 25 日 華中科技大學(xué)武昌分校制 1 128X64 液晶顯示程序設(shè)計(jì) 課程設(shè)計(jì)任務(wù)書(shū) 一、設(shè)計(jì)(調(diào)查報(bào)告 /論文)題目 128X64 液晶顯示程序設(shè)計(jì) 二、設(shè)計(jì)(調(diào)查報(bào)告 /論文)主要內(nèi)容 下述設(shè)計(jì)內(nèi)容需由學(xué)生個(gè)人獨(dú)立完成: 1.設(shè)計(jì) EP1C6Q240C8控制 128X64 液晶屏顯示 電路原理圖; 2.分析 128X64 液晶工作原理 ; 3.能按要求進(jìn)行元器件的焊接; 4. 能正確處理安裝與調(diào)試過(guò)程中所遇到的問(wèn)題; 三、原始資料 1. 通信與電子系統(tǒng)實(shí)驗(yàn)指導(dǎo)書(shū); 2. 128X64 液晶顯示 電路制作套件。 本課設(shè)主要是基于 FPGA 的 128X64 的液晶顯示控制器。 ( 3) 液晶屏 LCD12864的使用方法。 ( 2) 顯示過(guò)程:實(shí)驗(yàn)板通電開(kāi)機(jī)后,下載運(yùn)行之后, LCD顯示器顯示“ 頻率及姓名 ”,本組成員等內(nèi)容。通過(guò)軟件程序下載運(yùn)行在 LCD上顯示頻率等信息。=TX/T =1/FX..由此可知直接測(cè)頻法的測(cè)量準(zhǔn)確度與信號(hào)的頻率有關(guān):當(dāng)代側(cè)信號(hào)頻率較高 5 時(shí),測(cè)量準(zhǔn)確度也較高。 最后將測(cè)得的頻率送到顯示部分顯示。 ENTITY CNT IS PORT(CLK :IN STD_LOGIC。 FREQ7812 :OUT STD_LOGIC。 END CNT。139。 END IF。 FREQ1953=TEMP(8)。 FREQ500K=TEMP(0)。 USE 。 END FREQ。 LOAD: OUT STD_LOGIC)。 ENA: IN STD_LOGIC。 COMPONENT REG32B PORT(LOAD: IN STD_LOGIC。 SIGNAL LOAD1,TSTEN1,CLR_CNT1:STD_LOGIC。 U2: REG32B PORT MAP(LOAD=LOAD1,DIN=DTO1,DOUT=DOUT)。 U6: CNT10 PORT MAP(CLK=CARRY_OUT1(2),CLR=CLR_CNT1,ENA=TSTEN1, CQ=DTO1(15 DOWNTO 12),CARRY_OUT=CARRY_OUT1(3))。 U10: CNT10 PORT MAP(CLK=CARRY_OUT1(6),CLR=CLR_CNT1,ENA=TSTEN1, CQ=DTO1(31 DOWNTO 28))。 9 use 。 architecture a of pin1mhz is begin process(clkin) variable ttemp: integer range 0 to 49。event then if ttemp=49 then ttemp:=0。039。 end if。 use 。 port(clk:in std_logic。 end clock_lcd_disp。 type state is (s0,s1,s2,s3,s4,s5,s6,s7,s8,s9,s10,s11,s12)。 signal time:std_logic_vector(23 downto 0)。 constant data_buf2:data_buffer:= (xc7,xd8
點(diǎn)擊復(fù)制文檔內(nèi)容
高考資料相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖片鄂ICP備17016276號(hào)-1