freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于eda的數(shù)字電壓表的設(shè)計畢業(yè)設(shè)計(論文)-wenkub

2022-10-19 09:29:36 本頁面
 

【正文】 出現(xiàn)全晶體管化的逐次逼近比較式; 1963 年出現(xiàn)電壓 /頻率( V/F)變換型(單積分式); 1966 年出現(xiàn)雙積分式(雙斜式)等。這個課題的目的和意義在于使自己掌握對數(shù)字電壓表的理解,自己動手設(shè)計數(shù)字電壓表與仿真,它可以廣泛的應(yīng)用于電壓測量外,通過各種變換器還可 以測量其他電量和非電量,測量是一種認(rèn)識過程,就是用實(shí)驗(yàn)的方法將被測量和被選用的相同參量進(jìn)行比較,從而確定它的大小。廠商也可能會提供便宜的但是 編輯能力差的 FPGA。 FPGA 采用了邏輯單元陣列 LCA 這樣一個概念,內(nèi)部包括可配置邏輯模塊 CLB、輸出輸入模塊 IOB 和內(nèi)部連線三個部分。它的程序結(jié)構(gòu)特點(diǎn)是將一項(xiàng)設(shè)計實(shí)體分成外部和內(nèi)部兩個基本點(diǎn)部分,其中外部為可見部分,即系統(tǒng)的端口,而內(nèi)部為不可見部分,即設(shè)計實(shí)體的內(nèi)部功能和算法完成部分。如 MODELISM。已成為廣泛應(yīng)用于各電子信息領(lǐng)域的前沿技術(shù)之一,用它能克服實(shí)驗(yàn)室元器件品種、規(guī)模、數(shù)量不足、儀器陳舊老化、實(shí)驗(yàn)電路板形式單調(diào),不利于學(xué)生創(chuàng)新設(shè)計等缺點(diǎn),對培養(yǎng)我們的應(yīng)用能力、綜合分析與設(shè)計能力和提高綜合素質(zhì)都具有重要的意義。其基本原理是采用數(shù)字化測量技術(shù),對直流電壓進(jìn)行模數(shù)轉(zhuǎn)換,轉(zhuǎn)換成不連續(xù)、離散的數(shù)字形式并加以顯示。 畢業(yè)設(shè)計(論文) 學(xué) 生 姓 名: 朱云 學(xué) 號: 0904031201 專 業(yè) : 應(yīng)用電子技術(shù) 系 部 : 計算機(jī)科學(xué)與技術(shù)系 設(shè)計 (論文 )題目 : 基于 EDA 的數(shù)字電壓表的設(shè)計 指 導(dǎo) 教 師 : 顧澤慧 2020年 6 月 6 日 摘 要 在計算機(jī)支持的信息技術(shù)時代,電子技術(shù)日益數(shù)字化,數(shù)字電路以及其基本單元簡單化,應(yīng)用單元標(biāo)準(zhǔn)化、模塊化、通用化的特點(diǎn),長驅(qū)直入地深入到電力、通訊、計算機(jī)、家電、機(jī)械等行業(yè)的應(yīng)用。 關(guān)鍵詞 模數(shù)轉(zhuǎn)換器 FPGA 數(shù)據(jù)處理 目 錄 摘 要 .......................................................................................................................................... ....Ⅰ 緒 論 ................................................................................................................................................ 1 第 一 章 系統(tǒng)開發(fā)工具簡介 ........................................................................................................ 3 1. 1 EDA 技術(shù)簡介 ............................................................................................................................. 3 1. 2 VHDL 簡介 ................................................................................................................................... 4 1. 3 CPLD/FPGA 的簡介 ................................................................................................................... 6 1. 4 QUARTUSII ................................................................................................................................ 7 1. 5 設(shè)計流程 ................................................................................................................................... 9 第 二 章 系統(tǒng)設(shè)計與實(shí)現(xiàn) .......................................................................................................... 10 設(shè)計任務(wù)和要求 ..................................................................................................................... 10 2. 2 設(shè)計原理 ................................................................................................................................. 10 模數(shù)轉(zhuǎn)換器工作原理 ....................................................................................................... 11 數(shù)據(jù)處理及顯示單元 ....................................................................................................... 12 模數(shù)轉(zhuǎn)換接口電路的設(shè)計 ..................................................................................................... 13 2. 4 數(shù)據(jù)處理模塊的設(shè)計 ............................................................................................................. 14 計算法進(jìn)行數(shù)據(jù)處理模塊的設(shè)計 .................................................................................... 14 查表法進(jìn)行數(shù)據(jù)處理模塊的設(shè)計 .................................................................................... 15 2. 5 顯示模塊的設(shè)計 ..................................................................................................................... 17 第 三 章 系統(tǒng)調(diào)試與性能分析 ................................................................................................. 18 仿真波形 ................................................................................................................................. 18 下載及調(diào)試 ............................................................................................................................. 19 性能分析 ................................................................................................................................. 19 總結(jié) .................................................................................................................................................. 20 致謝 .................................................................................................................................................. 21 參考文獻(xiàn) ......................................................................................................................................... 22 附錄 源程序 .................................................................................................................................. 23 畢業(yè)設(shè)計(論文) 數(shù)字電壓表 1 緒 論 EDA 技術(shù)在電子信息,通信,自動,控制及計算機(jī)應(yīng)用等領(lǐng)域的重要性日益突出。 QUARTUSⅡ是 ALERT 公司最新推出的 EDA 軟 件工具,其設(shè)計工作完全支持 VHDL、 VERILOG的設(shè)計流程,其內(nèi)部嵌有 VHDL、 VERILOG 邏輯綜合器。 VHDL 是一種高級描述語言,適用于行為級和 RTL 級的描述,最適用于描述電路的行為。在對一個設(shè)計實(shí)體定義了外部界面后,一旦其內(nèi)部開發(fā)完成后,其他的設(shè)計就可以直接調(diào)用這個實(shí)體。它是作為專用集成電路( ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。因?yàn)檫@些芯片有比較差的可編輯能力,所以這些設(shè)計的開發(fā)是在普通的 FPGA 上完成的,然后將設(shè)計轉(zhuǎn)移到一個類似于 ASIC 的芯片上。 DVM 廣泛應(yīng)用于測量領(lǐng)域每期測量的準(zhǔn)確度和可信度取決于它的主要性能和技術(shù)指標(biāo)。這一時期的顯示位數(shù)是 位。 由于電子技術(shù)、大規(guī)模集成電路( LSI)及計算機(jī)技術(shù)的發(fā)展,是人們不久就研制出微處理器( P)數(shù)字電壓表,實(shí)現(xiàn)了 DVM 數(shù)據(jù)處理自動化和可編程序,因?yàn)閹в写鎯ζ鞑⑹褂密浖С?,所以可以進(jìn)行信息處理,可通過標(biāo)準(zhǔn)接口組成自動測試系統(tǒng)( ATS)例如, Fluke公司的 8506 型、 Solartron 公司的 7065 型和 7081 型、 Datron 公司的 1071 和 1281 型,以及 Fluke 公司的最新產(chǎn)品 8508A 型等。 畢業(yè)設(shè)計(論文) 數(shù)字電壓表 3 第一章 技術(shù)與開發(fā)工具 技術(shù)簡介 技術(shù)概念 現(xiàn)代電子技術(shù)設(shè)計的核心就是電子設(shè)計自動化( Electronic design automation,EDA)技術(shù)。 廣義的 EDA 技術(shù),除了狹義的 EDA 技術(shù)外,還包括計算機(jī)輔助分析 CAA 技術(shù),印制電路板計算機(jī)輔助設(shè)計 PCBCAD 技術(shù)(如 Protel、 OrCAD 等)。 ( 3) ASIC 的設(shè)計作為最高級內(nèi)容。 ( 3) 開放式的設(shè)計環(huán)境(各廠家均適合)。 ( 7) 建立并行 設(shè)計工程框架結(jié)構(gòu)的集成化設(shè)計環(huán)境,以適應(yīng)當(dāng)今 ASIC 的特點(diǎn):規(guī)模大而復(fù)雜,數(shù)字與模擬電路并存,硬件與軟件并存,產(chǎn)品上市更新快。 HDL 的使用與普通的高級語言相似,編制的 HDL 程序也需要首先經(jīng)過編譯器進(jìn)行語法 、
點(diǎn)擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1