freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)論文-基于epm240的音樂(lè)播放器的設(shè)計(jì)(已修改)

2025-06-22 10:53 本頁(yè)面
 

【正文】 廣東水利電力職業(yè)技術(shù)學(xué)院 畢業(yè)論文 題 目 : 基于 EPM240 的音樂(lè)播放器的設(shè)計(jì) 姓 名 : 陳 飛龍 學(xué) 號(hào) : 100212102 專(zhuān)業(yè)班級(jí) : 10 電子信息工程 所在 系別 : 自動(dòng)化工程系 指導(dǎo)教師 : 龔蘭芳 老師 完成日期 二○一三 年 二 月 十五 日 廣東水利電力職業(yè)技術(shù)畢業(yè)論文 摘要 2 基于 EPM240 的音樂(lè)播放器的設(shè)計(jì) 【摘要】 這次的 音樂(lè)播放器 在 CPLD 內(nèi)部設(shè)計(jì)出 揚(yáng)聲器發(fā)生及分頻模塊 、 音符預(yù)置數(shù)模塊 、 音符儲(chǔ)存模塊 三個(gè)模塊,再配 開(kāi)關(guān)選擇模塊 、 彩燈閃爍控制模塊 等必要的外圍電路,從而實(shí)現(xiàn)四首音樂(lè)選擇播放,并配有隨音樂(lè)節(jié)奏 產(chǎn)生燈柱效果 等功能的 MIDI音樂(lè)播放器。 通過(guò)本次設(shè)計(jì),可以 實(shí) 現(xiàn)出可編程邏輯器件 CPLD在電子設(shè)計(jì)領(lǐng)域的應(yīng)用。 【 關(guān)鍵詞 】 EPM240, CPLD,音樂(lè)播放器, VHDL語(yǔ)言畢業(yè)論文 目 錄 3 目 錄 第 1 章 緒論 ..................................................................................................................... 1 選題的目的與任務(wù) .................................................................................................... 1 選題的背景 ....................................................................................................... 1 設(shè)計(jì)的基本內(nèi)容 ....................................................................................................... 1 CPLD 的設(shè)計(jì) ..................................................................................................... 1 外圍電路的設(shè)計(jì) ................................................................................................. 2 第 2 章 總體設(shè)計(jì)概述 ........................................................................................................ 1 關(guān)于 CPLD .............................................................................................................. 1 設(shè)計(jì)思路 ................................................................................................................. 2 總體設(shè)計(jì)框圖與設(shè)計(jì)思路 ................................................................................... 2 CPLD 設(shè)計(jì)思路 ................................................................................................. 3 外圍電路設(shè)計(jì)思路 ............................................................................................. 3 第 3 章 音樂(lè)播放器設(shè)計(jì) ..................................................................................................... 4 工作原理 ................................................................................................................. 4 模塊設(shè)計(jì) ................................................................................................................. 4 音符預(yù)置數(shù)與發(fā)生及分頻模塊設(shè)計(jì) ..................................................................... 4 彩燈閃爍控制模塊的設(shè)計(jì) ................................................................................... 7 開(kāi)關(guān)選擇模塊設(shè)計(jì) ............................................................................................. 7 音符儲(chǔ)存模塊設(shè)計(jì) ............................................................................................. 7 四首歌曲選擇 .......................................................................................................... 9 第 4 章 外圍電路設(shè)計(jì) ...................................................................................................... 10 時(shí)鐘電路 ............................................................................................................... 10 音樂(lè)節(jié)奏時(shí) 鐘 ................................................................................................. 10 音頻功率放大電路 ................................................................................................. 11 音樂(lè)彩燈閃爍控制電路 ........................................................................................... 11 第 5 章 系統(tǒng)調(diào)試 ............................................................................................................. 12 系統(tǒng)調(diào)試 ............................................................................................................... 12 音樂(lè)節(jié)奏時(shí)鐘的調(diào)試 ....................................................................................... 12 畢業(yè)論文 目 錄 4 音頻功率放大的調(diào)試 ....................................................................................... 12 結(jié)論 ............................................................................................................................... 13 參考文獻(xiàn) ........................................................................................................................ 14 附錄 A 總電路圖 ............................................................................................................. 15 附 錄 B PCB 圖 .............................................................................................................. 16 附錄 C VHDL 源代碼 ....................................................................................................... 16 致謝 ............................................................................................................................... 29 畢業(yè)論文 第 1 章 緒論 1 第 1 章 緒論 選題的 目的與任務(wù) 本畢業(yè)設(shè)計(jì)其目的和任務(wù)是 ,讓學(xué)生掌握 EDA 的基本方法 ,熟悉一種 EDA 軟件(Quartus Ⅱ ),并能利用 EDA 軟件設(shè)計(jì)實(shí)際工程項(xiàng)目 ,并在開(kāi)發(fā)板上成功下載 。使 我們 將學(xué)到的理論知識(shí)應(yīng)用于實(shí)踐之中,更是培養(yǎng)學(xué)生動(dòng)手能力和訓(xùn)練學(xué)生嚴(yán)格認(rèn)真的科學(xué)態(tài)度及工作作風(fēng),為即將踏入工作崗位打下堅(jiān)實(shí)的基礎(chǔ) 。 通過(guò)本畢業(yè)設(shè)計(jì)應(yīng)達(dá)到以下幾點(diǎn): 1. 培養(yǎng) 我們 的集體主義精神、嚴(yán)肅認(rèn)真的工作態(tài)度;熱愛(ài)勞動(dòng)、團(tuán)結(jié)協(xié)作、愛(ài)護(hù)儀器、遵守紀(jì)律的優(yōu)良品德。 2. 掌握 IC 設(shè)計(jì)的基本原理及方法,掌握硬件描述語(yǔ)言 VHDL 對(duì)數(shù)字系統(tǒng)的設(shè)計(jì)方法和技巧。 3. 掌握印制電路板的設(shè)計(jì)與制作的方法。 4. 掌握電子線路的安裝、焊接和調(diào)試的基本技能。 5. 培養(yǎng) 我們 分析、解決實(shí)際問(wèn)題的能力和勇于創(chuàng)新的科學(xué)精神。 6. 培養(yǎng) 我們 分析尋找和排除電子電路中常見(jiàn)故障的能力 . 7. 培養(yǎng) 我們 獨(dú)立寫(xiě)出嚴(yán)謹(jǐn)?shù)?、有理論依?jù)的、實(shí)事求是的、文理通順的畢業(yè)論文的能力。 選題的背景 CPLD都是可編程邏輯器件,是在 PAL、 GAL等邏輯器件的基礎(chǔ)上發(fā)展起來(lái)的,與分立元件相比,具有速度快、容量大、功耗小和可靠性高等優(yōu)點(diǎn)。由于集成度高、設(shè)計(jì)方法先進(jìn)、現(xiàn)場(chǎng)可編程,它可以替代幾十甚至上百片通用 IC 芯片。這種芯片具有現(xiàn)場(chǎng)可編程和方案容易改動(dòng)的特點(diǎn)。所以 FPGA和 CPLD芯片收到世界范 圍內(nèi)電子工程設(shè)計(jì)人員的廣泛關(guān)注和普遍歡迎,可以設(shè)計(jì)各種數(shù)字電路和數(shù)字系統(tǒng)。 設(shè)計(jì) 的基本內(nèi)容 CPLD 的設(shè)計(jì) 1. 在 CPLD 內(nèi)部設(shè)計(jì)出 揚(yáng)聲器發(fā)生及分頻模塊 、 音符預(yù)置數(shù)模塊 、 音符儲(chǔ)存模塊三個(gè)模塊,再配 開(kāi)關(guān)選擇模塊 、 彩燈閃爍控制模塊 等必要的外圍電路,從而實(shí)現(xiàn)四首音畢業(yè)論文 第 1 章 緒論 2 樂(lè)選擇播放,并配有隨音樂(lè)節(jié)奏 產(chǎn)生燈柱效果 等功能的 MIDI音樂(lè)播放器 。 2. 設(shè)計(jì)音樂(lè)播放器系統(tǒng)的外圍硬件電路
點(diǎn)擊復(fù)制文檔內(nèi)容
畢業(yè)設(shè)計(jì)相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
公安備案圖鄂ICP備17016276號(hào)-1